论文部分内容阅读
本文系统介绍了新一代北京谱仪BESⅢ触发判选系统主触发子系统的硬件规划及主要插件的设计与调试。随着硬件设计工作的深入,主触发子系统各插件均已至少设计一版,且基本满足设计要求。主触发子系统的大部分插件都使用了先进的Xilinx公司的可编程门阵列(FPGA-Field Programmable GateArray),内部逻辑可根据需要的改变而改变,大大增加了系统的灵活性、可靠性,降低了设计风险。主触发判选插件GTL还设计了VME总线在线加载功能,进一步增加了灵活性,便于以后的运行维护。 主触发子系统局部联调结果表明1)主触发子系统各插件功能及信号接口正常;2)SAF插件和GTL插件的硬件设计是合理的,实现了系统的主要功能需求。下一步计划1)完成主触发子系统的系统联调,实现与MDC及EMC触发子系统的联调;2)设计9U的SAF和GTL插件,争取一版定型。