BESⅢ触发判选系统主触发子系统硬件规划及主要插件设计

来源 :中国科学院研究生院 中国科学院高能物理研究所 中国科学院大学 | 被引量 : 0次 | 上传用户:rovewind
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文系统介绍了新一代北京谱仪BESⅢ触发判选系统主触发子系统的硬件规划及主要插件的设计与调试。随着硬件设计工作的深入,主触发子系统各插件均已至少设计一版,且基本满足设计要求。主触发子系统的大部分插件都使用了先进的Xilinx公司的可编程门阵列(FPGA-Field Programmable GateArray),内部逻辑可根据需要的改变而改变,大大增加了系统的灵活性、可靠性,降低了设计风险。主触发判选插件GTL还设计了VME总线在线加载功能,进一步增加了灵活性,便于以后的运行维护。  主触发子系统局部联调结果表明1)主触发子系统各插件功能及信号接口正常;2)SAF插件和GTL插件的硬件设计是合理的,实现了系统的主要功能需求。下一步计划1)完成主触发子系统的系统联调,实现与MDC及EMC触发子系统的联调;2)设计9U的SAF和GTL插件,争取一版定型。
其他文献
学位
学位
学位
学位
学位
学位
学位
利用BESⅢ采集的世界上最大统计量的ψ样本,我们尝试通过K0SK±π(+)强子末态寻找了ψ到ηc(2S)的磁偶极跃迁。最终,观测到一个统计显著性为6.2倍标准偏差的信号。这是世界上对
一份权威机构的调查表明:学生的作文大多数都是老师和家长布置的,学生怕写作文,尤其怕上作文课.但是没有办法,老师布置的作业总不能不完成,学生只能硬着头皮动拼西凑.众所周