论文部分内容阅读
数据传输速率为100Mbps的快速以太网是一种高速局域网技术,能够为桌面用户以及服务器或者服务器集群等提供更高的网络带宽.双绞线以太网的主要优势在于利用标准的双绞线电缆来传输信号,因此可以充分利用目前已大面积铺设的铜线资源.而且在很多情况下,这些标准双绞线已经被安装并作为结构化布线系统的组成部分.100Base-TX系统是目前使用最广泛的快速以太网双绞线介质系统.均衡器是100Base-TX PHY中非常重要的组成部分,用于消除传输过程中产生的码间干扰.该文研究并设计了一种数字自适应均衡器,用于100Base-TX PHY的接收部分.采用自上而下(Top-down)的设计思想,实现对硬件电路的设计,完成了系统级和电路级的仿真,并验证了该设计的正确性和可行性.第一章首先介绍了一些快速以太网的相关知识,并给出了100Base-TX介质系统的PHY结构框图.第二章介绍了均衡器的基本原理和几种自适应算法.第三章重点介绍了判决反馈均衡器的结构和原理第四章详细研究了用于100Base-TX介质系统的均衡器的系统设计方案,并使用Matlab中的Simulink对结构的正确性进行仿真,分析了仿真结果.第五章首先给出ASIC设计的规范和流程,接着具体论述了均衡器在ASIC实现过程中为提高速度而采取的一些改进方法,并给出了最后的仿真结果.该论文设计的均衡器的芯片实现采用的是0.25μm的工艺.