论文部分内容阅读
随着全球无线通信、雷达等信息系统的飞速发展,高速、高精度、低功耗的高性能ADC显得日益重要。而在各种类型的ADC中,无采保流水线结构的ADC是实现高速、高精度、低功耗ADC的较佳选择。本文基于0.18μm CMOS工艺,对高速高精度流水线ADC的系统架构和关键单元电路进行了深入的研究和分析,并设计了一款16位100 MS/s无采保(SHA-less)的流水线ADC。首先,为了获得功耗较优的系统架构,本文分析了流水线ADC中影响系统性能的一些非理想因素,主要包括电容失配,噪声,运放的有限直流开环增益和有限单位增益带宽等。并在此基础上,结合0.18μm CMOS工艺、关键单元模块的功耗计算和级间电容缩减(Scaling down)技术,确定了功耗比较优的级间精度分配组合的ADC系统架构。其次,针对去掉前端采样保持(S/H)电路后所导致的首级MDAC与Sub-ADC存在不可避免的采样误差,本文采用了一种增益从8降为4的首级3.5位MDAC结构,使首级MDAC具有更宽的冗余位校正范围,提高了首级MDAC对采样误差和比较器失调的容忍,降低了首级MDAC与Sub-ADC之间采样网络的匹配要求。并在此基础上,对第二级MDAC和冗余位校正均做出了相应的调整和修改。另外,针对电容失配对系统造成的误差,本文采用了一种前台校正技术对电容失配所引起的系统的非单调性进行了校正。再次,根据流水线ADC系统的性能指标,基于0.18μm CMOS工艺完成了栅压自举开关、MDAC、比较器等关键单元电路的设计。其中,首级MDAC中的运放采用两级带增益自举和密勒补偿的结构,以满足高增益宽带宽的指标要求。最后,基于0.18μm CMOS工艺完成了各个关键单元电路以及整体流水线ADC版图的实现,并对整个16位100 MS/s无采保流水线ADC进行了后仿验证。后仿结果表明:在采样频率为100 MHz,输入信号频率为10.15625 MHz的条件下,ADC的信号噪声失真比(SNDR)为90.3 dB,无杂散动态范围(SFDR)为103.6 dB,有效位数(ENOB)为14.7位。并且,当输入信号频率增加到47 MHz时,ADC的SNDR和SFDR都分别高于80 dB和85 d B。另外,所设计的ADC在3.3 V的电源电压下功耗为680 mW,版图面积为48 mm2。