论文部分内容阅读
介绍基于直接数字频率合成器(DDS)AD9850的倍频器设计,倍频倍数N可以在限定范围内自行设置。系统主要模块CPLD/FPGA、DDS(AD9850)和单片机(80C51)之间可以并行通信,具有编程控制简便、接口简单、成本低、易于实现系统小型化等优点。在定时、算法精确的前提下,倍频后的波形平均精度达到10^-3。