论文部分内容阅读
实现一个8通道10b转挟精度的逐次逼近式(SAR)模拟-数字转换器。在DAC的设计上采用新的电阻电容混合式的DAC的结构,和传统的C-R式结构相比具有更小的面积。同时对比较器的设计进行了优化,采用一个三级级联的准差分结构,并设计在传统的前置预放和锁存器级联的理论基础上,引入了交叉耦舍负载,复位、钳位技术,获得了高精度和较低的功耗。设计经HSPICE仿真结果证明有效,并采用0.13μmCMOS工艺,分剐采用2.5V、的模拟电源电压和1.2V的数字电源电压供电,实现10位的精度。芯片面积为480μm*380μ