一种考虑可测性的算子调度算法

来源 :微电子学 | 被引量 : 0次 | 上传用户:kcb2639
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
高层次综合已成为当前设计流程中的一个的热点,而算子调度是高层次综合中的一个关键步骤。文章基于传统的力量引导调度算法,通过在每次调度决策时引入可测性考虑,使最终设计的可测性得到提高。另外还建立了一个新的算子分布概率模型,可以有效地处理多周期算子的调度。对几个基本测试电路的实验表明了此算法的有效性。
其他文献
提出了一种可以显著降低伪随机码发生器功耗的m序列伪随机码发生器并行实现结构。同时,还讨论并解决了并行结构设计中的开关数优化等几个关键问题,并得出相应的一般性结论。最后
Viterbi译码器中的大容量、宽带宽存储器限制了译码器的速度和系统的功耗,合理地组织这个存储器是提高译码器速度,降低系统功耗的关键。从电路系统角度分析了Viterbi译码器的结构,提出了一种优
用VHDL语言描述的数字系统中,经常使用大量的数组对应于真实系统中的存储器,减少存储器的操作时间对于提高整个系统的速度是一个非常有意义的问题,而改进存储器的地址生成技术是解决
介绍了晶体管在脉冲γ辐射源辐照下光电流的产生机理、测量方法,以及二次光电流结构、γ剂量率和γ波形宽度的关系。在现有的实验条件下(四种γ脉冲辐射率,宽度分别为:~2ns、20ns,~60ns,100ns,剂量率为
介绍了一种VLSI功能测试生成的结构分析法。它采用Petri网作为测试序列的模型工具,通过简化Petri网选择不确定度最小的测试序列,以降低测试序列的复杂度,缩短计算时间。
总结了当前已发展出的各个层次的 CMOS低功耗设计技术和低功耗设计方法学的研究进展。重点介绍了时序电路的优化、异步设计、高层次电路设计和优化技术。
精细积分法能够有效地对有损传输线时域响应进行分析。通过对精细积分法进行改进,使其不仅能够在时域内很容易地处理具有电抗性质的负载,还可容易地处理如短路、开路这类传统FF
文章使用Berlekamp迭代算法,设计了一种(204,188)RS译码器电路.该译码器采用流水线结构,并在某些关键环节进行了优化,具有较高的吞吐率,适合在高清晰度数字彩电(HDTV)中使用.
对加固型CC4007NMOS器件进行了低温(-30℃)和室温(25℃)γ射线辐射实验、不同剂量率下的γ辐射实验以及不同温度下的退火实验。根据实验结果,利用归一化迁移率与界面态电荷的机理模型,分析了辐射环