【摘 要】
:
网络大数据采集是研究网络行为的基础,可为理解网络行为特征提供真实有效的数据基础.已有的Flo w Radar测量方法可针对所有流实现流量编码和解码,且占用较小内存和具备恒定的计数更新时间,但却需要对每个报文进行哈希计算,存在内存访问次数多和计算开销高的问题.针对该问题,基于协议无关交换架构(PISA),采用P4语言设计实现了报文聚合模块和流逐出模块,并通过仿真实验验证了加速模型在吞吐量和网络延时等方面的性能优化.
【机 构】
:
国防科技大学计算机学院,湖南长沙410073;78156部队,甘肃定西748100
论文部分内容阅读
网络大数据采集是研究网络行为的基础,可为理解网络行为特征提供真实有效的数据基础.已有的Flo w Radar测量方法可针对所有流实现流量编码和解码,且占用较小内存和具备恒定的计数更新时间,但却需要对每个报文进行哈希计算,存在内存访问次数多和计算开销高的问题.针对该问题,基于协议无关交换架构(PISA),采用P4语言设计实现了报文聚合模块和流逐出模块,并通过仿真实验验证了加速模型在吞吐量和网络延时等方面的性能优化.
其他文献
为增强捕捉细粒度局部特征能力以进一步提高复杂场景点云语义分割精度,将自注意力机制引入PointNet++构建点云语义分割网络SSA-PointNet++.首先将采样点邻域的自注意力明确分为中心自注意力和邻域自注意力两部分,综合两者并结合不同空间编码方式增强网络模型对采样点邻域拓扑结构的学习;然后构建注意力池化模块以强化重要信息在网络的有效传递,并通过差异性池化函数整合注意力池化、最大池化提取的多个全局特征以提高点云语义分割结果的鲁棒性.对公开数据集S3DIS,Semantic3D的场景语义分割实验表明,所
针对OpenVX并行处理器中微控制器内部存储量大和转移步骤复杂的问题,利用相联存储器产生微程序初始地址的方法提高了控制存储器的利用率.并依据分组并行判断思想对各个操作执行条件分组,提高了转移地址产生的速度.通过将OpenVX中5类图像处理函数映射到此处理器进行验证,实验结果表明,采用上述结构和方法,控制存储器利用率提高了38.7%,平均转移步数减少了50%.最后优化了微程序,使系统整体的执行效率更高.
山东某污水处理厂总设计处理规模为15万m3/d,实际处理规模达到近20万m3/d,最大日均产泥量已突破220 t,污泥经脱水处理后外运至周边砖厂制砖或填埋,消纳出路不稳定,不能满足污水厂污泥处理要求,需进行污泥处置工程建设.该污水处理厂污泥处置项目设计规模为300 t/d(含水率80%),采用“连续深度脱水耦合低温干化”工艺,将污泥含水率从80%降至30%后外运至电厂协同焚烧.本文介绍了山东某污水处理厂污泥处置项目工艺的选择和主体工艺段设计要点,为其他类似项目设计、改造提供参考.
在FPD领域中FPC端口和IC端口之间的布线被称为PCB布线.受到可布线区域形状、线宽和线间距等多种因素的影响,PCB布线可能是规则形状的布线,也可能是不规则形状的布线,导致精确计算布线电阻十分困难.现有的电阻计算方法能够基于布线拐点坐标计算任意形状的PCB布线电阻,但是这些方法时间开销和空间开销都很大,严重影响设计的收敛性,并且也无法有效利用已有的布线数据.首次研究了基于机器学习的PCB布线电阻计算方法:首先,将任意形状的PCB布线划分为多个连续的四边形布线;其次,利用建立的四边形布线电阻计算方法,对单
基于高速串行通信系统中锁相环和时钟数据恢复电路的需求,研究了前馈环形振荡器的结构与工作原理;在传统结构的基础上,将前馈路径耦合至主路径反相器的源极,可以提高输出信号的边沿速率;最后基于Hajimiri模型的脉冲灵敏度函数进行分析,提出的结构有效降低了热噪声和闪烁噪声的引入.在28 nm CMOS工艺下设计了单源极前馈型和双源极前馈型的环形振荡器,仿真结果表明,振荡频率在2.5 GHz时,2种新结构相位噪声分别为-99 dBc/Hz@1 MHz和-105 dBc/Hz@1 MHz,FoM值分别为163 dB
2020年9月11日下午,中共中央总书记、国家主席、中央军委主席习近平主持召开科学家座谈会并发表重要讲话,总书记强调:“我国经济社会发展和民生改善比过去任何时候都更加需要科学技术解决方案,都更加需要增强创新这个第一动力”.在当今时代,广大的科学家和科技工作者肩负了更多的历史使命.我们当今的时代是靠科技引领发展的时代,是靠科技引领强国事业的时代,在当今时代,突出科技创新的重要地位和作用,大力倡导发扬科学家精神与中国精神,在社会中形成追求科学真理、尊崇科学家和科技工作者的良好风尚,为我们中华民族的伟大复兴事业
高带宽、低延迟的高阶路由器对于构建大规模可扩展的互连网络有着重要的作用,但是受限于单个路由芯片设计复杂度的不断增加以及摩尔定律、登纳德缩放定律的放缓与停滞,在单个路由芯片上扩展更多的端口数将变得越来越难.Chiplet将多个裸片以特定的方式集成在一个高级封装内,形成具有特定功能的大芯片,以此解决芯片设计中涉及的规模、研制成本和周期等方面的问题.根据Chiplet集成技术的思想,利用已有的路由芯片,提出了一种基于Chiplet的128端口高阶路由器,这种高阶路由器内部是一个由多个Switch Die以二层胖
CPU+GPU的架构设计广泛应用于AI服务器,以实现大数据、云计算和人工智能等领域的数据收集和处理,常用的CPU+GPU PCIe拓扑结构有Balance Mode、Common Mode和Cascade Mode 3种.结合实际需求,复杂多样的应用场景需要对各种拓扑结构的适用性进行研究.首先简要介绍3种拓扑结构;然后设计实验,通过点对点带宽与延迟、双精度浮点运算性能和深度学习推理性能测试深入分析3种拓扑的适用性,为AI服务器在实际应用中的PCIe拓扑选择提供指导.
伴随着物联网技术的发展,嵌入式系统安全防护问题已经成为当前亟需考虑并尝试解决的系统性难题.在比较多种嵌入式系统安全防护手段的基础上,深入剖析了基于硬件虚拟化技术的ARM TrustZone安全防护方案的系统组成、工作原理及设计实现要点.详细描述了TrustZone-A和Trust-Zone-M 2种技术的区别,并给出了2种技术的适用场景.给出了基于TrustZone技术的可信启动流程实现原理,讨论了基于TrustZone-A监控模式代码的异常程序检测实现的可行性.最后,结合典型应用场景,设计了基于Trus
HBM存储器由于超高的存储带宽在大数据、智能计算等领域具有广阔的应用前景.支持超细线宽的硅转接板是实现存储器与芯片间HBM信号互连的主要载体,从HBM 1.0到HBM 2E,信号速率达到3.2 Gbps,信号完整性问题不容忽视.从HBM颗粒管脚阵列结构出发,分析信号布线和线宽间距极值.建立2层信号线传输模型,提炼频域阻抗分析方法和总串扰计算方法,从频域角度分析结构参数对电性能传输参数的影响,并从时域进行验证.结果显示:HBM信号线宽间距和应小于6.8μm;在应用频点范围内,远硅层信号线阻抗比近硅层信号线阻