论文部分内容阅读
在充分分析DVB—s2标准中LDPC码具体特点的基础上,本文研究了适用的LDPC译码算法,然后采用部分并行的硬件体系结构,针对码长64800、码率1/2的LDPC编码格式,在单片Xilinx XC4VFX60 FPGA芯片上实现了不间断的实时译码。使用原始误码率为1%的测试数据进行验证,输出数据误码率小于10^-7,输入输出数据速率可达20Mbps。