论文部分内容阅读
为提高AVS视频编解码系统去块滤波的速度,提出一种基于乒乓并行存储结构及乒乓转置矩阵的环路滤波器。使用2个存储器组存储相邻的2个宏块,在当前宏块滤波过程中,读出另一组存储器中已滤波的宏块并存入新的宏块。通过2个转置矩阵对水平边界进行不间断的行列转换,以保证对水平边界滤波过程中数据的连续性。实验结果证明,该结构处理一个宏块只需122个时钟,在100 MHz的工作频率下能够满足1 080 p高清编解码的需求。