论文部分内容阅读
基于新型的折叠电流镜负载PMOS差分输入级拓扑、轨至轨(Rail-to-Rail)AB类低压CMOS推挽输出级模型、低压低功耗LV/LP技术和Cadence平台的实验设计与模拟仿真,采用2μm P阱硅栅CMOS标准工艺,得到了一种具有VT=±0.7 V、电源电压1.1~1.5 V、静态功耗典型值330 W、75 dB开环增益和945 kHz单位增益带宽的LV/LP运算放大器.该器件可应用于ULSI库单元及其相关技术领域,其实践有助于CMOS低压低功耗集成电路技术的进一步发展.