论文部分内容阅读
基于FPGA的高精度正余弦函数在工程实现中应用很广泛,通常的查表方法虽然实现简单,输出时延小,但需消耗大量存储单元;Cordic算法是基于迭代的串行实现方法,该算法占用硬件资源少,但输出时延较大.本文提出了一种查表与Cordic算法相结合的FPGA实现结构,综合上述两种方法的优点,在保证高精度和较小输出时延的前提下,有效减少了资源消耗.