基于CPCI总线的PMC载板设计

来源 :微型机与应用 | 被引量 : 0次 | 上传用户:qingxu007
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
设计了一种基于CPCI总线标准的PMC接口载板。载板以FPGA为核心,集成了CPCI接口模块和DPRAM(双口RAM)模块,CPCI接口模块采用FPGA+PCIIP核(软核)解决了系统集成的问题,DPRAM模块为系统提供了数据缓存功能。环回测试和中断测试解决了在没有子卡PMC模块的情况下,读写、验证DPRAM空间数据和测试中断响应的问题。此外,还支持子卡PMC模块后出线到CPCI总线。调试结果表明,该载板在嵌入式实时操作系统VxWorks下可以稳定运行,正确地读写DPRAM空间的数据,及时地响应中断,满足
其他文献
基于非局部均值的方法,先对CCD摄像机获得的医学视频图像截取感兴趣帧进行噪声方差估计,然后进行去噪。实验表明,将非局部均值图像去噪算法运用于医学图像去噪能获得较好效果。
对烟花粒子系统模型和燃放原理进行了详细的分析,在VC++和OpenGL开发工具基础上,利用纹理映射、色彩混合等技术对动态烟花进行仿真模拟。加入了音频技术,并通过鼠标注册回调函数对
为了有效解决变电站设备智能识别和实时在线监测等问题,设计了基于 RuBee/ZigBee技术的变电站在线监测系统。系统以 TMS320VC5509处理器为核心,包括RuBee 读写模块、ZigBee 无
针对Web网站点的入侵事件不断发生,现有的防火墙、IDS等设备都不能有效防止入侵者篡改网站中的网页、盗取重要信息等攻击,提出了Web服务器安全较完备机制,从核心层保证Web站点中
基于上华0.5μm工艺设计了用于DC/DC的CMOS低压差线性稳压器,其输入电压为3.3V,输出电压为1.2V,最大输出电流为100mA;提出了一种补偿网络,保证负载电流发生变化时,LDO具有高
美高森美公司( Microsemi Corporation ,纽约纳斯达克交易所代号:MSCC )日前宣布 SmartFusion?2 SoC FPGA 和IGLOO?2 FPGA 已经获得 PCI?Express ( PCIe )2.0端点( endpoint )
期刊
根据目前主流笔记本电脑的电源适配器使用特性,设计了一款可应用于户外的开关电源。与传统适配器电源相比,该设计可以增强笔记本电脑的使用范围。利用开关电源仿真软件LTspiceI
2013年10月18日.德州仪器(TI)于北京宣布推出整合创新VisiorlAccelerationPac的TDA2x汽车片上系统(SoC)产品系列,帮助客户创建高级驾驶员辅助系统(ADAS),其不仅有助于减少路上碰撞事故
实现了一个脉冲超宽带、高速、短距离无线通信组网工程的MAC缓存设计,使用片外SDRAM与MAC芯片电路中优先级最高的FIFO进行数据交互,并在SMIC 0.18μm CMOS工艺下进行了流片。
结合虚拟仪器技术,设计了一个基于FPGA的DDS信号源。通过基于FPGA的下位机和LabVIEW的上位机配合,使之能够输出几种固定波形和任意波形。