一种面向64位DSP处理器的可重构ALU研究及设计

来源 :微电子学与计算机 | 被引量 : 0次 | 上传用户:www860227
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
研究并实现了一种面向64位DSP处理器的可重构ALU,该ALU由4×4阵列的计算单元通过交叉开关互联构成,并支持32/64位定点数基本类型计算和可重构类型计算,32/40/64位浮点数基本类型计算和可重构类型计算.设计中采用复用64定点乘法器、64位左移/右移移位器等电路资源、统一定/浮点译码及计算模型等方法有效地降低了电路资源和设计复杂度.利用型号为xc6vsx315t-1ff1759的FPGA进行综合实现时,可重构ALU占用硬件资源为15 347个LUTs,时钟频率达到100 MHz.
其他文献
针对现在高职院校学生普遍基础差,对学习充满排斥情绪和厌倦情绪,缺乏明确的学习目标的状况,当代大学教师如何才能激发学生的学习兴趣,使之处于积极主动学习状态,是现在课堂教学中
为了应对现代SOC复杂的时钟结构给跨时钟域信号处理带来的隐患,分析了跨时钟域信号产生的亚稳态现象的根本原因和常用的跨时钟域信号的处理方法,针对跨时钟域信号处理难以验证
阐述了社保基金财务管理的主要内容、任务及其所存在的问题,提出了社保基金财务管理各个方面的改革措施。