论文部分内容阅读
提出了一种新的基于DSP与CPLD的液晶显示驱动设计方法。该方法针对高速DSP与低速LCD通信过程中经常出现的时序不匹配的问题,利用CPLD提出了一种合理的解决方案,并给出了这种解决方案基本的硬件电路连接方式及DSP与CPLD上的部分程序代码,且进行了逻辑时序分析。将CPLD作为高速DSP与低速LCD之间通信的桥梁,有效地减小了低速外设对高速处理器的影响,实现了低速外设与高速处理器之间的高速、大数据量传输。该设计方法已在实际应用中取得成功。