杂散抑制相关论文
出于对信号发生器性能、设计成本等方面的考虑,本文基于FPGA设计了精度高、稳定性强的DDS信号发生器。通过Verilog HDL语言对FPGA编......
本文设计了一种多通道射频直接采样前端组件,带有大动态、低杂散及状态自检等特点。该组件内部有三个通道,每个通道内都包含两级抑......
无线通信技术在军事雷达、卫星通信和移动终端等各个领域中随处可见,并且带动了众多新兴行业的发展。射频前端作为无线收发系统中......
论述了一种k波段上变频组件的设计方案,基于直接变频技术,利用ADS软件对设计方案进行了仿真和论证.整个组件由低噪声放大器、数控......
本文介绍了一种W频段宽带线性扫频(LFM)源。该W频段扫频源首先采用锁相电路(PLL)直接输出Ku波段扫频信号,然后通过下混频产生X波段......
采用了二加一的结构,提出了一种基于三并联集成马赫-曾德尔调制器(MZM)、可应用于毫米波光载无线通信(RoF)系统的新型高质量八倍频......
Analog Devices,Inc.近日推出两款面向单载波卫星通信应用的Ka频段器件HMC7053和HMC7054。HMC7053模块上变频器和HMC7054高功率放......
随着现代社会计算机技术的不断发展,网络通信的工作量日益增大,这对现代通信系统而言是一个巨大的挑战,大量的信息传递和通道的并......
频率合成器是现代通信系统与电子测试系统的关键组成部分,为系统提供稳定可靠的多个本振信号与激励信号,其性能的好坏往往会直接影......
混频器作为超外差接收系统的前置器件,其性能对整个系统有很大影响。谐波混频器因将本振工作频率降低为基波混频器本振的1/2或1/4......
该文提出了一种新型智能频率合成系统,该系统使用直接数字频率合成(DDS)技术和锁相环(PLL)技术,能够实现GHz波段的快速频率合成.该......
本文分析了直接数字波形合成DDWS中的量化噪声及其与过采样的筹效关系,介绍了噪声抖动注入技术对信号中杂散成分的抑制作用.给出了DDWS方式数......
简介了 DDS工作原理 ,总结了关于 DDS杂散噪声来源的分析及其相关的研究结论 ,概述了近年来 DDS杂散抑制研究的有关方法 ,介绍了 D......
针对直接数字频率合成(DDs)技术相位截断误差引起的杂散抑制差的问题,分析有限长ROM存储空间对杂散抑制的能力,通过Matlab对正弦波表进......
在FPGA中集成多个DDS的方法在电子对抗中有较好的应用前景。在对极性和三角函数变换进行分析的基础上,提出了一种利于FPGA实现的DD......
直接数字合成器(direct digital synthesizer,DDS)是近年来迅速发展起来的频率合成技术,具有频率分辨率高、频率捷变等诸多优点.但......
为了完成塔康地面信标性能的自动测试与维护,在分析研究塔康系统工作时各信号间相互关系的基础上,采用DDS技术设计了其关键信号的产......
阐述了Ku波段低相噪锁相频率源的研制过程。在低输入参考频率10MHz的情况下,输出高达11.8GHz的点频信号,倍频恶化达到61dB,如何实现从1......
采用了锁相环(PLL)结合直接数字频率合成(DDS)的方法实现L波段小步进频率合成器,分析了此种频率合成器的相位噪声和杂散指标.介绍......
为了对抗有源干扰,雷达系统要求频率合成器具有频率捷变功能;同时要求其杂散抑制越高越好,特别是在输出信号带宽较宽的情况下更是......
在对直接频率合成、锁相环频率合成和直接数字频率合成三种基本频率合成技术,以及目前常用跳频频率合成器技术方案进行简要分析和......
杂散特性是影响直接数字频率合成器(DDS)应用和发展的主要因素之一.对理想DDS杂散的特性进行了分析,在此基础上给出了DDS杂散的来源,......
在分析了DDS其杂散来源及已有抑制方法的基础上,提出了一种新的有效抑制杂散的方法,经三角函数变换,将通常被舍掉的相位累加器输出......
简介直接数字频率合成器的原理 ,提出在自行设计 DDS时采用波形存储表幅度值压缩方法以降低输出频谱的杂散。文中阐述正弦相位差法......
介绍了HITTITE公司一款具有超低相位噪声基底的鉴频鏊相器HMC440在C波段锁相频率合成器中的应用。其特点是鉴相频率高,噪声基底非常......
提出了一种具体的C波段小步进频率合成器的设计方案。该方案是基于锁相环频率合成(PLL)和直接数字频率合成(DDS)相结合的结构,利用DDS激......
介绍了利用锁相环和混频技术,实现C波段低相噪跳频源的方案,该方案通过两个环路同时实现跳频及混频,步进36 MHz,输出频率4 428-5 220......
介绍了直接数字频率合成(DDS)技术和模拟锁相(PLL)技术相结合的应用,它是频率合成中一种新的应用,具有体积小、频率稳定可靠、相位......
针对直接数字频率合成(DDS)和集成锁相环(PLL)技术的特性,提出了一种新的DDS激励PLL系统频率合成时钟发生器方案.分析了频率合成系......
基于现场可编程门阵列,设计出精度为8位的数控震荡器。选取XC3S200AN芯片,使用查找表设计方法,在存储正、余弦数字波形时,利用正、......
DDS是一种新型的频率合成技术。文章简要分析了DDS的基本原理与杂散来源,着重探讨了相位截断误差对输出信号的影响,比较了几种抑制相......
杂散是制约DDS技术进一步应用和发展的重要因素,文章分析了直接数字频率合成工作原理及当前设计方法中引起的杂散,给出了杂散的抑制......
介绍一种X波段直接式频综的设计方案,对其输出杂散进行分析,并给出研制结果,在10GHz的输出频率上,偏离载频1kHz处的相噪为-108dBc/......
对宽带线性调频源中基带信号产生时所用的低通滤波器进行了设计。在设计过程中,考虑DDS的结构特点及其杂散信号的分布,采用了截止特......
针对传统耦合结构的双模微带滤波器端口耦合度受限于加工精度及存在二次寄生通带等问题,提出了一种新型双模滤波器。该滤波器采用弯......
直接数字频率合成(DDS)技术推动了频率合成领域的高速发展,但固有的杂散特性极大的限制了其应用发展。在分析DDS工作原理及杂散噪声......
DDS(直接数字频率合成器)技术由于有诸多优点而得到广泛的应用。但因其固有的数字特性,使其输出信号存在大量的杂散,如何抑制DDS技术产......
为了减少DDS中相位截断误差引起的杂散,二阶噪声整形电路和Sunderland结构相结合的DDS结构可以将杂散能量从频谱的低频段搬移到高频......
通过对直接数字频率合成器(DDS)相位截断噪声成因的理论分析,从而通过采用一组固定的频率控制字和变化的参考时钟,使得截断相位误差序......
与信息传递相关连的各种微波系统和毫米波系统都离不开频率源的存在,这类系统可实现的功能与性能很大程度取决于频率源性能的好坏......
本文简要说明了DDS的基本原理,给出了DDS杂散来源模型,分析总结了DDS中的杂散和杂散抑制的有效方法,介绍了当前研究很少的由于D/A转换......
介绍了DDS的基本原理及杂散来源,分析了相位截断杂散原因和普通相位扰动原理,并在此基础上提出一种改进的二阶相位扰动方法。文中......
对比分析几种常见抑制杂散的方法。针对DDS信号大量的杂散、相位截断、幅度量化等问题,提出了一种新的均和加扰方法,并应用在DDS信......
本文介绍了一种DDS激励PLL的频率合成器的方案,讨论了其中需要考虑的问题并给出了设计原则,以AD9852和ADF4106为核心设计了一个细......
直接数字频率合成器(DDS)是近些年迅速发展起来的一种频率合成技术,具有频率转换速度快、分辨率高、稳定度高、相位噪声低、易实现......
阐述了一种阵列雷达P波段本振源的设计方案,通过新型的高达2.5GHz时钟的直接数字频率合成技术(Direct Digital Frequency Synthesizer......
介绍了分数分频频率合成器的基本结构、原理、特点,着重分析分数杂散的产生机理和抑制方法.抑制分数杂散的方法很多,主要介绍D/A转......
本文简要说明了直接数字频率合成器原理,分析了DDS输出频谱杂散的误差来源,介绍了抖动注入法、正弦查找表的幅度压缩方法和DAC平衡......