Prescaler相关论文
A high-speed dual-modulus divide-by-32/33 prescaler has been developed using 0.25 μm CMOS technology. The source-couple......
该文从挂篮荷载计算、施工流程、支座及临时固结施工、挂篮安装及试验、合拢段施工、模板制作安装、钢筋安装、混凝土的浇筑及养生......
该文从挂篮荷载计算、施工流程、支座及临时固结施工、挂篮安装及试验、合拢段施工、模板制作安装、钢筋安装、混凝土的浇筑及养生......
采用SMIC 180nm CMOS工艺,设计了一款用于脉冲超宽带系统的锁相环型小数频率综合器。使用闪烁噪声抑制技术、感性峰化技术和动态反......
采用0.35μm CMOS工艺设计并实现了一种多模分频器.该多模分频器由一个除4或5的预分频器和一个除128~255多模分频器在同一芯片上连......
分析了锁相频率源锁相环路各环节对输出噪声的影响,并在此基础上研制成一个具有较低相位噪声的分频锁相源,对测试结果进行了详细的分......
本文详细介绍了GDFM-97无线调制解调器中新采用的高频频率合成器的理论基础、电路原理及具体的设置方法等。......
在锁相环设计中,双模前置分频器(dual-modulus prescaler)是一个速度瓶颈,而D触发器是限制其速度的主要因素.我们对传统的Yuan-Sve......
提出了一种应用于860-960MHz UHF波段单片射频识别(RFID)阅读器的低相位噪声CMOS压控振荡器(VCO)及其预分频电路。VCO采用LC互补交叉耦......
本文叙述了全温(-55~+125℃)超高速ECL双模预置分频器的工作原理、电路设计、版图设计及研制结果,还简述了制作工艺。整个电路设计......
介绍了一种相位开关型分频器电路的噪声分析方法。这种方法基于频率综合器的频域模型.能比较准确地预测分频器的相位噪声和它对整个......
在分析锁相环线性模型的基础上,分析了影响锁相环系统的各种因素,采用相应的优化方法设计了一款4.1GHz LC锁相环。详细介绍了该锁相......
在分析影响锁相环性能的各种因素的基础上,采用相应的优化方法设计了一款全集成的1.2GHz LC锁相环。详细介绍了该锁相环中各模块电路......
本文介绍了一种用于单片机和微处理器的在片多功能上电复位逻辑。通过在片内设立振荡器启动定时器来保证复位状态维持18ms,从而满足绝大......
对一种应用于锁相环分频器中的前置放大电路模块进行分析和设计,使得该模块具有由单端输入到双端差分输出,电源噪声抑制性能好,频率范......
该文采用改进的CMOS源耦合逻辑(SCL)结构,设计了32/33分频的高速、低功耗双模前置分频器.设计基于中芯国际0.25 μm 1P5M CMOS工艺......
采用0.35μm CMOS工艺设计并实现了一种多模分频器.该多模分频器由一个除4或5的预分频器和一个除128 ~255多模分频器在同一芯片上连......
本文介绍了改进后的氧化物隔离等平面-I工艺在专用集成电路中的应用,采用这种工艺制作的650MHz÷10/11预置分频器通过了军用考......
本文介绍了一种硅双模预置分频器(÷40/42)的电路原理、电路设计、版图设计、工艺技术及研制结果。采用3μm设计规则的硅双极型pn结对通隔......
A high-speed dual-modulus divide-by-32/33 prescaler has been developed using 0.25μm CMOS technology. The source-coupled......