占空比调整相关论文
本文介绍了一种全数字控制实现的延迟锁定环DLL电路,该电路具有实现简单,无累积相位差,对工艺和噪声不敏感等一系列优点。DLL可以......
随着半导体工艺的进步和信息技术的发展,芯片的数据处理能力和芯片之间的数据交换能力变得越来越重要。在FPGA芯片中,为了满足复杂......
文中提出一种适用于高速电路系统的大范围、高精度占空比调整电路。该电路能够自动调整输入时钟的占空比,使其达到50%左右的理想值......
本文介绍了一种可实现倍频与占空比调整的延迟锁定环DLL(Delay Locked-loop)电路设计方法。该电路结构简单,无累积相位差,对工艺和噪......
介绍了一种采用深亚微米CMOS工艺实现单片集成发送器的设计.它适用于IEEE 802.3ae多通道10Gbps以太网接口(Ethernet).发送器主要由时......
随着系统电路工作频率的不断提高,在应用中对系统互连和电路间的时钟传输提出了更高的要求。提出了一款基于LVDS(低压差分信号)接口......
设计了一种用于超高速A/D转换器的时钟稳定电路。利用全差分连续时间积分器将差分时钟信号的占空比量化为电压信号,再通过跨导放大......
,随着采样速度的提高,采样电路对时钟信号的要求越来越严格。除了要求时钟的抖动小外,还要求时钟信号具有50%的占空比和交点位置可......