论文部分内容阅读
本文基于FPGA处理器和USB3.0接口,设计实现了一种雷达信号处理机。论文给出了本信号处理机系统的硬件结构和软件算法的设计与实现,并对系统进行了性能测试和分析。 在系统的硬件设计方面,选择XC6VLX240TFPGA芯片作为主处理器,TMS3202C6713BDSP芯片作为浮点数计算处理器,共同完成系统的算法处理架构。此外系统还选择ADS5500高速采样芯片进行AD转换,使用TLV5624芯片进行DA转换。数据传输接口使用USB3.0芯片CYUSB3014,取代比较常用的USB2.0接口,提高了数据传输速率。 在系统的软件算法方面,FPGA主要进行AD采样、FFT运算、目标的检测与判别等处理,DSP主要用于进行最佳多普勒频率等浮点数的计算和通信功能。信号处理机的主要信号处理流程为数据采样、积累、FFT、目标门限比较与判别等过程。 最后,本文在实验室环境下对系统的硬件和软件代码进行了测试。测试结果表明,硬件电路设计正确,满足高速信号处理要求,采样、积累、傅里叶变换、目标检测、数据传输等算法结果正确,软、硬件均满足系统任务要求。