论文部分内容阅读
随着科学技术的进步和发展,人们对显示质量的要求越来越高,于是各种新型的显示器件不断涌现出来。在众多新型显示方式中,场致发射显示器,被认为是集高性能、低功耗、低辐射等优点于一身的新型显示方式之一。
在场致发射显示(FED)显示系统中,驱动电路起着非常重要的作用,驱动电路性能的优劣对最终的显示质量有着重要的影响。视频解码电路是FED驱动电路中最为重要的部分之一。论文作为场致发射驱动系统的一部分,致力于寻求一种便携、可靠的视频解码系统。
本文首先研究了碳纳米管场发射显示器件CNT-FED的驱动电路的整体结构,着重讨论了视频解码电路部分,分析和讨论了模拟视频信号数字化电路的实现原理,并在此基础上给出了基于视频输入处理器SAA7111A和FPGA的视频解码总体方案、硬件设计和硬件原理图。具体包括模拟视频采集模块、电源模块、I2C配置接口模块、FPGA配置模块和外围数据接口模块。
另外,本文还介绍了模拟视频信号的特性,包括光栅扫描特性和频谱特性,在此基础上研究了视频格式转换的相关算法,主要介绍了去隔行处理算法和分辨率转换算法。针对器件的实际情况(FED屏分辨率大小为96×72),考虑小尺寸屏幕对隔行效应和低帧频效应不是很明显,提出了从隔行视频中丢弃一场数据,并把剩下的一场数据看成一帧的方法,并给出了分辨率转换的硬件实现,完成从PAL,的一场(720×288)到96×72的转换。该电路主要包括三个部分:前置滤波器、列采样和行采样。前置滤波器用于削弱图像噪声;列采样用于完成第一次分辨率的转化,即从720×288到96×288;行采样完成第二次分辨率的转化,从而实现96×72。整个系统在QuartusⅡ、MedWinV3环境下开发并在硬件上得到实现,达到预期效果。