论文部分内容阅读
近数十年来,无线通信市场的迅速扩张极大地推动了CMOS集成电路设计技术的发展。得益于3G和4G移动通信技术下更高的数据率,智能手机、平板电脑等便携终端给人们带来了许多方便之处。基于无线射频标签及其阅读器的物联网的建设和发展,也将在许多方面改变人们的生活方式。数据率的提高意味着无线通信接收机的ADC需要拥有更高的采样率、更大的带宽、更高的精度和更低的功耗。 零中频接收机是当前无线通信接收机的主流架构,本文围绕零中频接收机中的ADC设计展开研究和讨论。本文的主要工作及创新点如下: 1.从系统层级探讨了无线通信接收机对ADC的性能需求,简要地介绍了接收机中常用的ADC的结构和工作原理。通过整理分析近15年国际重要会议上各种结构ADC的性能,发现增量-总和模数转换器(∑-△ADC)和流水线式模数转换器(Pipeline ADC)更有可能成为未来无线通信系统中ADC的结构。 2.作为实际电路设计的基础,深入分析了∑-△ADC的工作原理和设计要点。对于理想电路和实际电路中存在的多种非理想因素进行分析,在SIMULINK环境下建立了行为级仿真模型。 3.针对射频标签阅读器系统需求,设计了一个采样率为48MHz,最大信号带宽为1.28MHz,输入摆幅为1V,转换精度10 bits的全差分开关电容型2-1 MASH∑-△ADC,在SMIC0.18μm工艺下完成了流片和测试。 4.针对LTE通信协议需求,提出了一种全新的结合时间数字转换器的低功耗高精度两级Pipeline ADC结构。该ADC利用比较器的延迟时间与输入电压的对应关系完成电压量化,结合了时间数字转换器与传统电压量化器的优点,略去了高功耗的残差放大器。同时,还提出了利用TDC消除比较器失调电压的方法,和其他方法相比,不需要定期刷新电容电压,所增加的电路和功耗都很小.设计的采样频率为100MHz,转换精度10 bits,功耗预算为4mW。