处理器设计的谬误—第三部分

来源 :电子产品世界 | 被引量 : 0次 | 上传用户:ltxiong
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
  这个系列的深度报道文章统计了失败的处理器种群。这些文章探索了造成每一种处理器种群死亡的主要设计错误。每一种主要的设计错误也以一或两个例子进行了阐述。前两部分讨论了支持特殊语言的高级计算机指令集架构的发展;允许简单机器仿效其先者的中间ISA的使用等。除此之外,还有堆栈机、极端CISC和RISC处理器、VLIW机以及过度地迅速成长的流水线操作等,以及本文讨论的不平衡的处理器设计。
  
  错误3:不平衡的处理器设计
  
  随着处理器种群成为富有魅力的宠儿,处理器流水线似乎受到了人们不成比例的关注。然而,处理器的性能更多地取决于其执行流水线。因为就任何工程学科来说,优良的处理器性能取决于平衡的设计。许多属性均对处理器(或系统)的整体性能有贡献,而这些因素当中的任何一个均能对运行实时应用程序的“完美”流水线的运行效率造成不良的影响,如果该流水线与其它的流水线处于不平衡状态的话。设计工程师必须采用一种经扩展的设计决策配置以及各种新技术来产生平衡、有成本经济性的系统。
  过去十年中,在处理器设计上的进展包括两个方面:1 在电路设计上的进展,它造成时钟速率从1985~2005年期间每年以大约30%的速度提高;2 在架构上的改善一包括采用更宽的指令集、VLIW架构以及经深思熟虑的执行,这使得微处理器发出指令的速率远远快于主存储器带宽增长的速率或者主存储器存取延迟时间缩短的速率。因此,微处理器对大块或主存储器的存取暂时变得昂贵了,这种趋势迫使架构和系统级要做出的设计变更包括:
  ·对主存储器的更宽连接(更多的引脚);
  ·更大和更高效率的指令以及数据高速缓冲存储器;
  ·以存储器为中心的系统架构。
  这些新方法当中的每一种均带来了各种好处并招致成本的提高。
  在1997年有一篇文章把处理器的执行时间分为三个时间段,它帮助解释处理器的设计如何可能做到较佳的平衡。这三个时间段分别是:
  ·处理器时间一当处理器被完全使用或部分使用并且因缺乏指令级的并行处理能力而造成部分的停止运行时;
  ·延迟时间一在竞争之前损失的时间一存储器延迟时间更短(在存储器各个层级之间提高存储带宽无法缩短延迟时间);
  ·带宽时间一在存储器竞争之前的时间损失加上因存储器各层级之间的存储带宽不足而引起的时间损失。
  许多“现代”处理器设计技术加剧了上述所有三个执行时间段所带来的问题。不确定的软件和硬件预取技术(通过确保当需要时数据才实际处于高速缓冲存储器之中)能够改善处理器的性能,但是,这些技术会增加对主存储器的流量,并且,当它们预取不需要的数据、预取在被使用之前就被逐出的数据、或者预取在可被使用之前就被逐出处理器高速缓冲存储器的其它数据(迫使该数据被重新抓取)时,会浪费带宽。多线程通过无论何时一个线程停止(因存储器存取延迟时间太长或I/O操作时间太长)均切换至一个准备就绪的线程而提高处理器的吞吐量,但是,频繁的线程切换会搞乱高速缓冲存储器以及TLB。因此,由多线程达到的好处可能因高速缓冲存储器效率的降低而部分或完全受到抵消。
  
  失去平衡
  
  盲目地追逐高时钟速率也驱使处理器的设计失去平衡。随着处理器变得越来越快,它们以更快的速率占用指令和操作码,这对主存储器延迟以及带宽的要求提出更大的压力。最近朝着同类、具有一致的高速缓冲存储器的多核处理器以及通用主存储器发展的趋势,也增加了主存储器的延迟以及带宽要求。试验显示,把压力放在处理器至主存储器接口上的积极进取的设计技术,可能导致处理器停止工作并在多达50%的时间里等待存储器。这样的系统显然是失去平衡的系统。
  深亚微米以及纳米电路的影响也驱使传统的处理器设计失去平衡。互连延迟一以前不重要—现在在整个门延迟上占据主导地位,因为线延迟并不会随着特征尺寸的缩小而缩短,除非线的截面积的宽高比发生变化。正如在以前的部分所讨论的,Intel奔腾4微处理器(达到了3.8GHz的商业时钟速率)的设计工程师被迫把该处理器的20级执行流水线投入于适应片上的线延迟。
  因为深亚微米和纳米设计规则已经允许时钟速率上升,微处理器设计工程师已经采取进一步降低内核工作电压的措施以期限制功耗的增加。然而,这么做需要采用具有更低阀值电压的晶体管以适应更低的内核工作电压。依次下来,在90nm及以下工艺级别,当阀值电压被降低到一定水平时,因泄漏引起的处理器功耗大致会等于它的动态功耗。这样的处理器即使在什么也不做时也会消耗大量的功率。
  
  对高速缓存的依赖
  
  所有这些选择和结果就是在处理器的架构上迫使采取新的发展方向。首先,在这些新方向当中的一个方向就是需要采用更加高效率的高速缓存。在目前的高速缓存中保存的那部分数据当中,有0.05%~33%是活跃的(在被逐出之前将被再次刷新)。这意味着处理器高速缓存的大多数空间通常填满了不流动、无用的数据以及指令。经改善的高速缓存的管理逻辑能够把高速缓存与主存储器之间的流量减少为原来的1/2至1/100,因此,对硅片是一种明智的支出。提高高速缓存效率的一个途径就是以比高速缓存更精细的粒度来高速缓存各个对象,从而提高高速缓存标签的开销但降低对带宽的要求。
  把处理器的主存储器集成在同一颗处理器芯片上,能够有效地把整个片上主存储器做在高速缓存之中,从而消除存储器的层次并充分减少存储器的开销。在这个方向上进一步推进设计,就产生了把微处理器嵌入至独立存储器阵列的、以存储器为中心的架构。这就是MPSOC(多处理器系统级芯片)的领域,它寻求把整个处理负荷分布在大量小的、廉价的、以低速率运行的处理器上。因此,MPSOC很可能成为未来高性能处理器的架构。
其他文献
从应用为中心,到以客户为中心    IC业的经营模式经历了三个阶段:最早以产品为中心,多年前过渡到了以应用为中心,目前是以客户为中心。每个阶段各有其特点:以产品为中心时,一款产品适合多个用户,因此IC供应商提供通用的解决方案,并主要在技术和电路上创新;以应用为中心时,一种应用适合多个用户,IC供应商主要提供专用解决方案,进行应用需求的创新;以用户为中心阶段时,一个用户需要多款产品,因此芯片供应商需
期刊
摘要:本文主要介绍了专门针对多核应用而优化的全新LabVIEW软件,并详细介绍其开发优势。  关键词:LabVIEW;多核;并行处理;并行编程    多核时代的编程挑战    众所周知,由于对芯片功率和热效应的制约,以往单纯通过提高主频来提高处理器运行速度的做法已经不再可行,一个新的架构已经逐渐成型,那就是多核。    多核时代的来临已成为主流的发展趋势,在2006年的Intel开发者论坛上,In
期刊
随着LED发光效能(流明/瓦)的持续改善和价格不断下降,LED正在驱动一些新的照明应用。今天,高亮度LED在一些适合通用照明的应用中正变得越来越普遍,如闪光灯,园林/景观照明和小型阅读灯。  专业室内照明产品,像画像灯光照明等也开始结合无线、电池供电、高光通量LED灯具。LED在室内照明系统的优势是照明装置可以很容易地安装在墙上无需任何昂贵的布线。LED的也越来越多地被考虑其他各种专业照明应用,如
期刊
如今,多内核处理器正日益成为解决蜂窝基站功率与性能难题的常用有效工具。  虽然无线领域中最受青睐的应用仍然是语音,但是数据正紧随其后,迅速成为热门的3G应用,而且随着运营商对诸如移动WiMAX(IEEE 802.16e)和长期演进(LTE)等4G技术的部署,数据的这种发展势头还将持续下去。在电子邮件、Web浏览、音乐下载以及机器对机器(M2M)的应用中,所有数据流量都会增加每个收发器基站(BTS)
期刊
近年来,中国嵌入式系统市场发展十分迅猛。在这种背景下,北京航空航天大学计算机学院于2003年初开设了《嵌入式系统设计》课程,在课程建设过程中得到了英特尔的大力支持。更进一步地,嵌入式系统设计竞赛往往需要结合多种硬件、软件、工具和设计方法来完成设计,对于学生能力的全面考察更具意义。以2008年春季课程本科生课程设计实验为例,共60名本科三年级学生参加并完成试验,试验中分为12组,每组5人,其中11组
期刊
对于半导体行业来说,节能降耗的方法很多,就像我们吃食物,可以从采集新能源(新食物),也可以改良制造工艺(消耗少),还可以进行电源管理(合理进食)角度开展。    从自然界采集能源    人们正在研制能从光、振动乃至体温中采集能源,并创建无需电池就能永续运行的产品。如果部分微处理器/微控制器能够靠环境能源来为其供电的话,这将对我们的环境有重要而深远的影响。TI等公司研发的MCU已将消费类电子与工业应
期刊
今年Cadence公司成立20周年。20年前,Cadence由两家公司一ECAD和SDA合并而成,如今其已成长为规模最大的EDA(电子设计自动化)工具供应商。公司在中国有四个目标:节能、创新、和谐、共赢。  在7月15日的CDNLive!(Cadence Designer Network,Cadence的全球性会议)北京站,Cadence全球副总裁兼亚太区总裁居龙先生向本刊介绍了如何与中国IC企业
期刊
摘要:根据脉冲氙灯的工作原理提出了一种脉冲氙灯驱动系统的设计方案,并详细描述了以dsPIC30F4011数字信号控制器为核心的系统硬件和软件设计。  关键词:dsPIC30F;脉冲氙灯;驱动系统    引言    随着计算机、机械、电子技术的发展,道路检测车使得大规模、快速、准确地获取道路使用信息成为可能。检测车上的摄像系统按摄像速度分为普通摄像机、高速摄像机和数码摄像机,其中高速摄像机主要用于对
期刊
在北京Power Architecture会议期间(10月27日),Power.org发起成员飞思卡尔公司的市场营销、网络和多媒体总监兼Power.org市场营销委员会主席FawziB ehmann,以及IBM项目主管兼Power.org技术委员会主席KavehMassoudian介绍了Power Architecture发展战略及成功案例。从巨大的超级计算机到微型的汽车控制系统,从家用录像机到太
期刊
摘要:为了简化测试过程,本文给出了一个电池仿真电路,可加快测试速度,在不带实际电池的情况下实现对锂离子电池充电器的测试。  关键词:Li+;恒流-恒压;电池;充电器;MAX1737    锂离子(Li+)电池比其它化学类型的电池更脆弱,对于违规操作具有非常小的容限。因此,锂电池充电电路比较复杂,要求高精度电流、电压设置。如果无法满足这些精度要求,充电器可能无法将电池完全充满,进而降低电池寿命,或影
期刊