论文部分内容阅读
高速乘法器常采用radix-4的Booth编码并用Wallace-tree进行中间结果的相加,但由于其算法的特点,导致在物理实现时很难设计成规则形状;文中提出了一种Wallace-tree的改进方案,从而使得规则形状的乘法器比较容易实现.本文共分为三个部分:第一部分主要介绍传统Wallace-tree的实现及存在的问题;第二部分提出了改进后的Wallace-tree结构;第三部分介绍了采用改进结构的物理实现.经过仿真分析表明,改进后的算法在增加很小的延迟代价下,其面积比传统实现减少近20%.