论文部分内容阅读
集成电路的发展已经进入了超大规模集成电路设计和SOC(System On Chip)设计阶段。90nm、12英寸的生产线已经进入了规模化生产,而65nm技术已经成熟,并应用于部分的芯片设计之中。目前,在65nm工艺的技术支持之下,我国国内某些集成电路公司专用集成电路的单片规模已经可以达到1亿门以上。芯片的制造技术得益于光刻技术、SOI(Silicon on Insulator)技术、铜互连等技术的突破。集成电路产业正在从已经达到了的65nm的工艺节点向更深的45nm节点前进。集成电路产业已经延伸到信息领域的方方面面。随着网络技术,数据存储技术以及数据处理技术的飞速发展,信息社会中的信息安全越来越受到人们的重视。有关网络通讯过程中个人机密信息以及便携存储设备的机密数据的保密措施已经成为了一个研究的热点领域。有关加密硬盘、加密路由器等新技术的出现正在酝酿着一场数字领域技术创新。更重要的是,这些加密措施都无法离开加密芯片的作用。目前的各类加密芯片中,比较成熟的为基于三重DES(Data Encryption Standard)加密算法的加密芯片,但就算法本身的安全性而言,已经无法抵抗强大的破解攻击。作为新一代的高级加密标准的Rijndael加密算法,是目前公认的最为安全的加密算法之一,基于该算法的加密ASIC(Application Specific Integrated Circuit)也成为研究的热点领域之一。针对上面的问题,论文设计出了一种基于混合设计思想的Rijndael加密ASIC。所谓混合设计思想是指从集成电路的65nm工艺水平特点以及Rijndael算法本身特性两方面综合考虑,设计出的一种能够有效改进加密系统性能的设计方法,是论文的创新点之一。该ASIC采用先进的IBM 65nm工艺,系统的最大工作频率高达320MHz,数据处理能力可以达到4Gbps~40Gbps。同时,设计中还包含了65nm工艺条件下的低功耗的设计理念,最大程度的降低了芯片的功耗。设计中还在部分实现环节上引入了技术上比较成熟的IP内核,使得系统的性能有了进一步的提高。从整体上看,论文设计实现了一种高速,低功耗,高安全性的65nm加密ASIC。论文最后还给出了下一步工作的建议,以期进一步完善Rijndael加密AISC的性能。