论文部分内容阅读
脉冲码型发生器是数字设计和制造过程中所需的基本测试设备,其应用主要包括为耐受性测试、符合性测试和可靠性测试提供所需的模拟信号。脉冲码型发生器能够输出脉冲、码型、数据和时钟信号,使得其在雷达与电子通信系统中具有很广泛的应用。而传统的通过分立器件搭建的脉冲信号产生电路不能够对脉冲宽度、信号频率和幅度电平进行调整,使得其应用受到很大限制。因此,研究和设计一种能够可编程、多参数可调的宽频脉冲码型发生器具有重要意义。在仪器中,数字脉冲信号产生部分占据了核心地位,也是所有功能实现的前提。本文对宽频脉冲码型发生器中的数字信号产生单元进行了研究,在对脉冲信号产生原理的基础上提出了系统的总体设计方案。之后详细描述了设计过程中的关键技术及其解决途径。并且结合仪器的技术指标要求和现有的资源进行了硬件电路的设计,包括FPGA控制模块、数据通信接口模块、DDS+PLL时钟产生模块、可编程延迟线组模块和电源管理模块等。其次,详细介绍了实现的通信协议及各功能模块的时序逻辑设计方法。最后,对设计的系统单元进行了仿真与测试。通过对实验结果的分析和比较,验证了数字脉冲产生单元的正确性和可行性。设计的宽频脉冲码型发生器能够实现2.5ns周期-2.5ns脉宽、0.1MHz200MHz频率、延迟和工作模式等参数的调整,且能达到设计的技术要求。