QFN器件焊接缺陷分析与工艺优化

来源 :电子与封装 | 被引量 : 0次 | 上传用户:flfi2003
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
QFN器件具有良好的电气性能,但器件回流焊接过程中极易产生底部热沉焊盘焊接空洞、器件引脚间锡珠、桥连等缺陷,当一个印制板焊接多个QFN器件时,缺陷发生率颇高.在高可靠性要求的航天产品焊接过程中,器件返修次数有限制,且返修会造成器件性能下降、组件可靠性降低等问题,因此亟需对QFN器件一次装配良率和焊接效果进行提升优化.为此,从原理上分析QFN器件热沉焊盘焊接空洞、器件引脚间锡珠缺陷产生机理,并从产品焊盘工艺性设计、钢网模板设计、焊接温度曲线设计等方面开展分析与优化.优化后,QFN器件一次装配良率提高,没有产生锡珠、虚焊等缺陷.
其他文献
传统的威胁估计方法针对单一防卫目标面对多个威胁目标的场景,使用源于领域分析的威胁因子及其权重进行威胁度估计.针对多个防卫目标面对多个威胁目标的场景,提出基于矩阵对策的整体威胁估计方法,计算和比较在指定威胁目标存在或不存在的不同局面下,己方最优决策效用的差异,由此实现对指定威胁目标的整体威胁估计.通过优先打击整体威胁度更大的目标,尽可能提升防卫方的整体存活机会,达到有效支撑防卫决策的目的.
针对二维有源相控阵,提出一种快速的阵列失效校准方法.该方法分别应用IFFT和FFT正算方向图和反算新的阵列单元激励,反复迭代,可大大优化方向图,并抑制天线方向图的恶化.和文献中的方法相比,该方法可提高计算速度,节省优化时间.以一个-40 dB副瓣电平的6400(80×80)单元阵列为例,其中15%的随机单元失效,校正结果表明该方法实用、高效.
当前卫星通信发展迅速,其中低轨通信卫星因其成本低、技术相对成熟已经占据了卫星通信市场的较大份额.为充分利用低轨通信卫星的资源需要对卫星组网技术进行深入研究.基于链路探测机制设计稳定、可靠、高效的组网协议可充分利用卫星资源进行通信.对基于链路探测机制的卫星组网技术进行深入研究,提出并设计高效可靠的组网协议.对组网协议性能进行OPNET仿真分析,仿真结果表明所设计的组网协议可高效地利用卫星资源进行通信.
有源相控阵系统波束扫描主要通过TR组件通道中的延时器或移相器来实现,当通道扫描状态不同步时,可能导致发射状态下天线阵有源驻波恶化,对相控阵系统造成危害.针对此种情况,进行仿真评估以及危害分析,提出解决和避免手段,并最终在项目中得到验证.
近年来,随着电子对抗技术的不断发展,电子对抗装备模块的集成度和复杂度越来越高,给该类模块的调试测试工作带来了空前的挑战.设计一种自动测试系统,通过GP IB总线实现仪器的自动设置和测量数据采集,配合使用专用的测试夹具,可实现某电子对抗装备模块的全自动测试.该系统提供一种可靠便捷的故障排查手段,提高该类模块的调试测试效率,并大大缩短调试测试周期.
气密性是集成电路封装中的一项重要技术指标,对于集成电路的可靠性使用具有重要作用.就气密性封装工艺中的储能焊封装技术进行了讨论,通过对储能焊设备放电过程进行分析及建模,得到了气密性焊接能量与各个工艺参数之间的关系,并利用MATLAB软件进行了模拟计算.结合具体实验,验证了理论建模及模拟的正确性,对于储能焊焊接的工艺参数设定及优化具有一定的指导意义.
针对微波组件壳体内部裸芯片出现不同程度裂纹的现象,从微波组件的工艺材料、工装设计、装配工艺过程、试验过程等逐一进行机理分析,找出了微波组件内部裸芯片开裂的真正原因.并提出了类似于该微波组件的结构在试验安装方面的控制要点.
高可靠混合电路与微系统器件中,表面安装元件的粘接工艺改进与优化一直是备受关注的重点.提出了一种梅花形的自动化点胶工艺,试验数据表明,通过改进点胶方式,优化粘接胶形貌,表面安装元件的粘接强度提高50%以上,粘接工艺的一致性得到了有效提升.该方法同时解决了表面安装元件的粘接位置偏差、端头包裹率不足等多方面问题,可推广至混合集成电路、MCM、SiP等器件内部表面安装元件的粘接工序中,对高可靠器件的封装改进具有重要的参考意义.
低压差线性稳压器(Low Dropout Regulator,LDO)新品导入中,过强的铜线焊接会使焊球下芯片层间电介质层(Interlayer Dielectric,ILD)产生裂纹,从而导致器件测试漏电流失效或可靠性失效.通过对芯片结构的分析,指出LDO漏电流失效的原因,同时详细讨论了如何确定合理的铜线焊接参数、如何检测失效以及失效分析步骤.
设计一种基于功率合成方式的功率放大器,工作于400~800 MHz频段范围.模块内部采用4个功放管合成的方式,可实现宽频带800 W的功率输出;内部通过多级放大的方式,可获得较高的增益和较小的带内波动.针对P频段特点,选择大功率LDMOS器件,采用基于平面微带电容混合电路的匹配电路、功率分配和合成方式,最终效率达到45%以上.