异步信号相关论文
本文通过对时钟同步信号、源同步信号、异步信号、时钟信号、差分信号的分析,给出了一些在板级电路设计中的PCB仿真策略.......
只有最初级的逻辑电路才使用单一的时钟.大多数与数据传输相关的应用都有与生俱来的挑战,即跨越多个时钟域的数据移动,例如磁盘控......
在分析安全相关的ARINC653规范的基础上,提出了满足安全关键应用的嵌入式实时操作系统SCRTOS体系结构,较详细阐述了该体系结构所采......
利用FPGA卓越的信号处理功能,结合外围硬件电路,可较好地处理异步信号的同步化问题。经过实测验证,该方法解决了热处理电源工程应......
摘要:在现代操作系统里,同一时间可能有多个内核执行流在执行,因此内核需要一些同步机制来同步各执行单元对共享数据的访问。尤其......
为使反辐射导弹(ARM)系统在无法给出跟踪目标的选通波门下仍能完成异步脉冲滤除,文中提出了一种基于一致性校验的滤除异步雷达信号方......
在ASIC设计中,不同的模块往往工作在不同的频率下,在一个芯片上采用单时钟设计基本上是不可能实现的。多时钟域的设计是SOC设计中的......
分析了多时钟域数据传递设计中亚稳态的产生以及对整个电路性能和功能的影响,以一款异步并行通信接口芯片的设计为例,详细描述了采用......
在分析安全相关的ARINC653规范的基础上,提出了满足安全关键应用的嵌入式实时操作系统SCRTOS体系结构,较详细阐述了该体系结构所采......
本文将Linux内核中用于同步的几种机制集中起来分析,强调了它们之间在实现和使用上的不同。......
为实现异步信号接入同步时序逻辑电路,则需要通过异步信号的同步化电路将异步信号转换为可同步的时序,包括异步信号的采样、“准稳......
从PCI猝发传输工作时序入手,讨论分析PCI接口芯片与板卡上CPU交换数据的方式,以及以PLX9054接口芯片为例说明EPLD状态机的实现,等等。......
Synchronization of development between the embryo and uterus is required for successful pregnancy establishment.Transfer......
异步信号的同步化处理在FPGA/ASIC设计中是个永恒的话题。对于FPGA/ASIC内部的异步信号的同步化处理所出现的问题,目前已经有一套非常......
识别异步信号的字符格式就是检测每个这了符所包含的数据的位数,校验形式及停上上位的位数。提出了一种异步信号字符格式识别方法,并......
同惠公司日前推出最新型TD01000/2000系列数字存储示波器,该示波器具有25MHz/40MHz/60MHz/100MHz/200MHz等信号带宽,最高实时取样率可达1G......
只有最初级的逻辑电路才使用单一的时钟。大多数与数据传输相关的应用都有与生俱来的挑战,即跨越多个时钟域的数据移动,例如磁盘......
大部分的系统级芯片(SoC)具有异步信号,基于自动测试系统(ATE)很难实现稳定的测试。通过外挂Flash芯片对被测SoC器件进行功能配置,......