数字频率计相关论文
为单片机课程设计建设了基于数字频率计设计的综合实验项目,介绍了实验要求、实验内容和系统测试与优化方法,展示了学生的设计过程及......
基于等精度测量原理,设计一款以FPGA和STM32单片机为控制核心的数字频率计系统,不同频率和幅度待测信号通过自动增益控制(AGC)模块实现......
针对当前电气技术实践基础课程中FPGA实验教学环节存在内容设计脱离实际工程、学生缺乏基本编程技能等问题,设计了基于FPGA的数字......
<正>汽车电喇叭的声学波形非常复杂,从我厂生产的DL34电喇叭的频谱分析(见图1),可以看出它的频率从几十赫到几千赫,频带较宽。电喇......
频率测量是电子测量技术中最基本的测量之一。频率测量方法的精度和效能常常决定了测量仪表或控制系统的性能。由于社会发展的需要......
随着测量的技术的发展,对测量的精度要求越来越高,在很多的领域都牵涉到微小量的测量。自从发现了石英晶体的压电效应以后,石英晶体微......
[摘要] 本文针对数字电子技术的实训项目,提出基于CMOS电路设计的简易数字频率计。本设计可测量的频率范围为1Hz-10MHz,采用8位数码......
接收卫星超高频信标发出的多卜勒信号来进行测轨和定位(导航)用的地面接收机,一般要对电离层的一阶折射效应进行修正,才能获得较......
以可编程数字频率计为例,提出了采用美国AMD公司生产的在系统可编程(ISP)逻辑器件MACH芯片实现可编程数字频率计的设计方法,其设计......
期刊
运用VHDL语言,采用TOP TODE的方法,实现了8位十进制数字频率计源文件的设计与仿真.本数字频率计主要由四个模块组成,分别是测频控......
在原来老式电路设计的基础上,用CPLD设计出新的高精度高速数字频率计电路.同时在该设计里还进行了扩展,加入了一块单片机,一个串行......
介绍了基于Altera公司开发的QuartusII EDA 软件,该软件是片上可编程系统设计的综合性环境,以数字频率计的设计为例,介绍该软件的......
利用Proteus软件,通过测频控制器、分频器、8个具有时钟使能和清零控制的十进制计数器、锁存译码显示以及多路选择模块等组成数字频......
【摘 要】采用Quartus II开发环境,通过对一个2位十进制数字频率计的设计,介绍了基于EDA技术的数字系统层次化设计方法。结果证明,该......
传统数字频率计由于在高频段受基准时钟频率的限制,其测频精度受到很大的限制.本文应用EDA技术,很好的解决了这一问题.文中论述了......
介绍了频率测量的原理.给出一个单片数字频率计设计实例,采用从左到右的设计方法,以AT89C52单片机作为系统的主控部件,实现整个电......
现代EDA技术的基本特征是采用高级语言描述,具有系统级仿真和综合能力,而VHDL语言有强大的行为描述能力和多层次的仿真模拟,程序结......
期刊
介绍一种基于标准脉冲信号发生电路的数字频率计的设计方法.该数字频率计主要由SPG8650B构成的时基电路、74LS221构成的逻辑控制电......
在电子技术中,频率是最基本的参数之一,与许多电参量的测量有十分密切的关系,因此频率的测量显得尤为重要。本文用VHDL语言在CPLD器件......
为实现uClinux下的电子测量集成仪器中的数字频率计设计,采用Cyclone系列FPGA 芯片EP1C6Q240,运用SOPC软核设计、Nios-II软件开发......
本数字频率计是基于STM32和FPGA进行测量正弦信号、方波信号、三角波信号等波形工作频率的仪器。根据要求测输入波形频率,需测被测......
运用可编程逻辑器件、EDA技术设计数字电子系统,具有设计快速、调试方便、系统可靠性高、便于升级等优点。文中介绍基于可编程逻辑......
本文针对本、专科院校的数字电路实训项目,设计并制作了一种完全符合设计要求的10MHz数字频率计,可以实现频率范围为1Hz~9.99999MHz......
分析了数字式频率计,利用VHDL设计一种量程可自动转换的12位十进制等精度数字频率计,具有自动校验和测量功能,能用标准时钟校验测量精......
一个项目的设计必须使用文本编辑器或图形编辑器的EDA工具来表达它的文字或图形模式。输入法中最普遍的使用方式是VHDL程序文本的......
介绍了一种基于数字频率计原理,以AT89C51单片机为控制器件的新型频率测量方法.论述了基本原理和软硬件实现,并对其误差进行了分析......
介绍了用在系统可编程逻辑器件ispLSI1016实现数字频率计的方法,论述了用EDA设计软件ispEXPERTSystem进行自顶向下的系统设计技术,......
本文介绍了标准化硬件描述语言VHDL的结构模型及其自顶向下的设计方法,VHDL的设计方法在数字频率计的计数器模块的设计中的应用,并将......
可编程逻辑器件PLD(Programmable Logic Device)允许用户根据自己的要求实现相应的逻辑功能,并且可以多次编程,在用户设计过程中提供......
针对传统数字频率计测量频率范围小、信号幅度大的问题,基于FPGA提出了一种结合分频技术及高精度跟随放大电路实现的测量方案。本设......
期刊
在阐明了EDA(电子设计自动化)工具各种常用的输入方法;原理图设计输入方法,硬件描述语言设计输入方法,有限状态机的设计输入方法,以及它......
采用TMS320F2812 DSP芯片为控制单元,在无需任何门控器件控制的情况下,利用DSP2812丰富的软件资源实现了等精度测量。根据每个门闸时......
介绍了在系统可编程器件的原理,特点及其设计方法,以频率范围为1-99999Hz的数字频率计的设计为例,讨论了ISP器件设计的一般方法,给出了该数字频率计......
文章介绍了用EDA技术作为开发手段,实现数字频率计的设计.系统基于VHDL语言,以CPLD为核心,具有体积小、可靠性高、灵活性强等特点.......
介绍了以89552单片机和复杂可编程逻辑器件(CPLD)为核心的数字频率计的设计.利用CPLD来实现频率、周期、脉宽和占空比的测量计数;采用......
用硬件描述语言VHDL对频率计系统进行设计,此程序在EDA软件平台Max+plusⅡ上编译仿真后,制作出其硬件电路板,再将程序下载到FPGA模......
JJG528—2004《机动车雷达测速仪》检定规程规定的主要标准设备是用微波数字频率计对测速仪微波发射频率进行检定,该方法是一种理想......
该数字频率计的设计仅利用硬件描述语言来完成对系统功能的描述,在EDA工具的帮助下就可以得到最后的设计结果.所以尽管目标系统是......
针对传统频率计运行速度慢,测量范围低的缺点,本文提出了一种能测量高频率的数字频率计的设计方法。采用单片机作为电路的控制系统......
本文主要叙述了在手持式雷达测速仪检定工作中,双通道运动目标速度模拟器的设计与研究,包括设备原理组成、硬件实现与软件设计,其......
介绍了VHDL语言在数字频率计中的具体应用,给出了仿真波形,说明了实现电子电路的自动化设计(EDA)过程和EDA技术在现代数字系统中的......
介绍了VHDL语言在数字频率计设计中的具体应用,说明了实现电子电路设计的自动化(EDA)过程和EDA技术在现代数字系统设计中的重要地位和......
文中运用VHDL语言,采用Top To Down的方法,实现8位数字频率计,并利用Isp Expert集成开发环境进行编辑、综合、波形仿真,并下载到CP......
基于直接测频法原理,利用CPLD可编程器件EP1K50QC208-3设计了数字频率计.数字频率计主要有主板及显示两大模块.软件部分采用VHDL硬......
数字频率计设计一般都是采用分立数字器件和集成模拟芯片来实现,其精度不太高,而且输入信号范围常常受到限制。一种采用可编程数字逻......
选用Altera公司的可编程逻辑器件EPF10K10LC84—4作为硬件电路。依据EDA技术的设计思想,运用VHDL硬件描述语言和Max+PlusⅡ软件,针对......