时钟恢复电路相关论文
随着串行数据速率的不断提升,在当今的GHz速率的串行数据测试中,眼图的测试是最重要的一个测试项目。详细介绍了眼图的定义,眼图各参......
现代通信技术的高速发展使锁相环(PLL)技术逐渐成为当前模拟集成电路的核心技术之一,它被广泛应用于时钟发生器、频率合成器和时钟......
该论文介绍了数字CMOS工艺单片集成的1.25/2.5Gbps串并转换电路.该电路主要集成了产生双相1.25Ghz高速时钟的时钟发生器,时钟恢复......
随着信息时代的飞速发展,网络发展日新月异,有线网络是信息传输载体中一个必不可少的组成部分。快速增长的网络带宽不仅满足了人们......
在研究大量有关锁相环时钟电路资料的基础之上,本文对锁相环的基本模块——鉴频鉴相器、电荷泵、低通滤波器以及压控振荡器的常用电......
目前,光纤通信技术已向40Gb/s速率的水平发展,SDH 64/192和万兆以太网系统正走向实用化,因此,尽早研究具有国内自主知识产权的相关......
本文先对USB2.0标准做了简要介绍,根据其对物理层工作的要求和USB2.0数据传输的特点,给出了时钟发生器和时钟恢复电路的设计目标。由......
随着社会的发展,信息交换量与日俱增,信息高速公路大规模建设迫在眉捷。光纤通信由于其容量大、传输距离远、节省能源、抗干扰、抗辐......
基于0.25μm CMOS工艺,通过在环形振荡器的基础上引入注入同步技术,实现了一种新颖的应用于SDH系统STM-16速率级的注入同步振荡器.......
在制造电信线路卡时,必须保证它们符合各种标准,必须使每一线卡的接收器经受抖动和低功率信号的考验,其发送器必须能够提供足够的......
介绍HDTV广播系统中编解码器间的同步机制以及相关的同步信息元素,详细分析了时间标签PCR,PTS,DTS域的构成,并设计出具体的采用锁......
介绍了一种使用0.2μm GaAs PHEMT工艺实现的、可用于万兆以太网10 GBASE-R标准的时钟恢复电路预处理模块的设计研究。电路核心部分......
本文在0.25μm CMOST艺下设计实现了一种可用于STM-16标准时钟恢复电路的锁相环模块.在理论分析基础上,分别采用Alexander结构、改进......
设计采用0.35/μm CMOS工艺来实现一款CMOS2.5Gb/s时钟恢复电路。由于0.35/μm CMOS工艺的限制,采用了预处理电路加锁相环的电路结构。这......
提出一种利用全数字锁相环实现从随机的以太网信号中提取时钟的方法。由于采用鉴频、鉴相并置方法,同时把数字滤波器融入其中,采用小......
千兆以太网收发器模拟前端的时钟恢复电路要求锁相环(PLL)能够提供“128相”等相位差的时钟信号。为了满足此要求,设计了一种相位插值......
用0.25μm CMOS工艺实现一个复杂的高集成度的2.5Gb/s单片时钟数据恢复与1:4分接集成电路.对应于2.5Gb/s的PRBS数据(2^31-1),恢复并分频后的6......
提出了一种用于622 Mb/s光纤通讯系统的时钟恢复电路.该电路采用改善的正交相关器结构,以改善传统的锁相环捕获范围窄、因环境噪声......
随着通信技术的飞速发展,光纤通信成为当前研究的热点。光纤传输系统集成电路的研究则是热点中的热点。时钟数据恢复电路是光纤传......
提供了应用于光纤传输系统同步数字体系(SDH)STM-16级别(2.5 Gbit/s)的全集成光接收机电路的设计.采用TSMC 0.25 μm CMOS工艺进行......
文中给出了一个基于压控可变延迟线的电荷泵锁相环电路的设计,用于时钟恢复电路中采样时钟沿的定位,它的工作不受环境和工艺的影响,保......
文中针对高速SERDES总线接收端的验证提出了一种抖动容限验证方法,有效降低了流片风险。由于受温度、布线、信道寄生的影响较大,高速......