时钟抖动相关论文
对高速ADC的测量技术进行了分析研究,提出了基于高速ADC AD9433的测量方案。系统阐述了两类模拟输入驱动电路原理,详细介绍了两种模......
直升机旋翼表面非定常载荷测量试验中,导电滑环的性能优劣和现场环境的电磁辐射对外部时钟信号的质量影响较大,受影响的外部时钟信号......
基于雪崩光电二极管(Avalanche Photodiode,APD)的单光子探测系统在军事、光谱测量、生物发光和光纤传感等方面具有广阔的应用前景,......
随着大数据和云计算技术的不断演化和升级,数据安全风险日益凸显,信息安全保护刻不容缓。随机数在信息安全中起着至关重要的角色,......
多脉冲位置调制(MPPM)是基于脉冲位置调制(PPM)的改进形式,已成为卫星光通信中高效调制方式。针对存在背景辐射、大气湍流、热噪声......
认知无线电是一种以软件无线电为平台的智能无线通信技术,被认为是解决无线频谱利用率低的问题的最佳方案。认知无线电的首要任务是......
该研究计划的目的是探索适用于移动通信领域的,满足至少70dB动态范围,信号带宽达到1.25MHz的A/D转换器的设计方法.工作的侧重点在......
时钟信号是数字系统的基石,是时序逻辑的基础,对数据的收发有决定性的作用,因此,时钟的抖动对整个电路系统有着重要的影响,时钟抖......
锁相环应用的多样性使其在各芯片系统中无处不在,例如作为时钟生成器产生数字电路工作所需的方波信号、或在通信系统中用来进行频......
在数字音频技术中,传统的脉冲编码调制(Pulse code modulation,PCM)技术主要通过增加量化比特数来提高信噪比(Signal-to-noise rat......
CEPC是环形正负电子对撞机(Circular Electron-Positron Collider)的简称,它是一个由中国科学院高能物理研究所及其他国内外众多机......
各种复杂环境下卫星导航信号的模拟已经是现代接收机研制和测试的重要手段,但要实现高动态高精度的卫星导航信号模拟仍然十分困难,......
针对太赫兹人体安检仪对数据采集的精确性、实时性和同步性的要求,分析了采集系统的幅度非均匀误差、时钟抖动和采样触发抖动问题,......
能够更加清晰、准确地观察波形的细节,一直是示波器发展的重要方向。高分辨率示波器的关键在于其数据采集系统的ADC,在高速高分辨......
目前流水线模数转换器凭借其特有的优势在高速高精度领域中得到了广泛应 用。然而随着转换位数的增加以及输入信号频率的提高,时......
在弹载扩频脉冲应答式测距系统中,应答机直接利用捕获脉冲作为时标信号进行测距。此法在高信噪比时测距精度较高,但在低信噪比时,......
随着数据速率的提高,时钟抖动分析的需求也在与日俱增.本文探讨参考了时钟的作用和时钟抖动对数据抖动的影响,并讨论在E5052B信号......
卫星数字调制解调器在运行的过程中,很容易出现时钟抖动,这会对系统的运行性能产生一定的影响,本文就在对时钟抖动进行简单分析的......
介绍了升余弦和平方根升余弦两种成形滤波器,通过Matlab对成形滤波器码间串扰量的数学模型进行了仿真,并分析了升余弦和平方根升余......
随着系统数据速率的提高,时钟抖动分析的需求也在与日俱增.在高速数据链路中,时钟分配器的时钟偏斜会影响系统的整体性能.分析了相......
数字通信系统中,时钟抖动是影响通信质量的因素之一,在系统设计、设备研制、工程验收等各环节抖动指标是必须考虑的。本文介绍了通......
文章针对星载雷达数据采集中高速数模转换系统有效位普遍较低而致雷达成像分辨率变低的问题,对高速信号链路中影响信号质量的因素......
针对宽带信号采集与大数据量传输的实际需求,设计了一款基于高速ADC芯片EV10AQ190、FPGA芯片XC7V690T、存储器芯片DDR3、光电转换......
为了满足相控阵雷达对通道数、采样率日益增高的要求,提出了一种采用3片4通道ADC实现12路高速AD采样的方案,结合高性能FPGA完成芯......
介绍了中国科学院近代物理研究所反应显微成像谱仪和重离子加速器冷却储存环内靶实验中,测量粒子飞行时间读出电子学的时钟插件。两......
基于0.18μmCMOSMixedSignal工艺,设计实现了用于高速ADC的低抖动时钟稳定电路。在传统延迟锁相环结构(DLL)时钟电路研究基础上进行改......
从ADC的输入信号及时钟源的自身参数着手,主要分析了输入信号幅值、频率、采样频率对时钟抖动及ADC信噪比的影响,根据ADC手册数据......
针对合成孔径雷达对超高速率数据采集系统的需要,研制了一款采样率高达2GHz的数据采集系统。该系统采用了片同步技术实现了采样后高......
由于目前存在的准同步时钟恢复方案不能够满足多中继散射通信的抖动指标,所以提出一种在多中继的散射信道中的低抖动时钟恢复方案;......
在高速数模转换电路里,如何降低由时钟抖动引起的模数转化误差,已成为高速数模转换电路设计的关键问题。文章结合输入信号频率和抖动......
介绍了时钟抖动的一些基本概念.针对卫星数字调制解调器中的时钟抖动问题进行了深入探讨,对于调制解调器中时钟抖动的产生机理、解......
只要测试数据通信IC或测试电信网络,就需要测试抖动.抖动是应该呈现的数字信号沿与实际存在沿之间的差.时钟抖动可导致电和光数据......
摘要:本文根据光纤接入数字中频系统的时钟使用情况,分析了时钟抖动对ADC和锁相环性能影响的原理,讲述了锁相环的基本原理和相噪优化......
采用高速鉴频鉴相器、抗抖动电荷泵和差分对称负载延迟单元优化结构,综合分析环形振荡器各类噪声模型,设计了一种适用于HDTV的低抖动......
数模转换器的时钟抖动引起输出信号的误差,该误差会影响后继的信号处理。本文分析了数模转换器中输入为线性调频信号时,由时钟抖动引......
采用EDA软件System View对直扩系统基带和中频段进行了仿真,实际信号的波形与仿真结果吻合.通过采用255位声表面波匹配滤波器实现......
提出了一种分析高速数据传输中时钟抖动的解决方案--Matlab方法.分析了高速数据通讯中时钟抖动产生的原因及对通信系统的影响,介绍......
文中介绍的高频低电平系统(LLRF)工作频率是162.5 MHz,作为中国C-ADS注入器II预研系统。该LLRF主要实现超导腔谐振频率、腔压幅值稳定......
介绍了LHAASO WCDA读出电子学时钟原型系统的设计,分析了该时钟系统的设计原理,介绍了测试方法和测试结果。该原型系统基于精简的whi......
随着数据速率的提高,时钟抖动分析的需求也在与日俱增。本文探讨参考了时钟的作用和时钟抖动对数据抖动的影响,并讨论在E5052B信号......
为提高中频采样系统性能,降低板级噪声,加大采样频率的灵活性,设计并实现一种高性能中频采样系统。该系统利用AD9518—4实现可配置的......
该系列产品拥有业界最低的相位噪声和均方根抖动性能:在12kHz与20MHz2间的均方根抖动只有11ifs;若输出频率为184MHz,锁相环的宽带噪声......
提出了基于DDS的带抖动时钟信号产生算法,介绍了其实现原理,分析了产生的带抖动时钟信号在频域和时域的性能,并通过仿真验证。使用......
研究了使用ADC采样测量时钟抖动的基本原理,在阐述了已经公开发表的利用ADC采样测量时钟抖动的“相干测量法”和“信噪比测量法”的......
介绍了一种用于高速ADC的低抖动时钟稳定电路。这个电路由延迟锁相环(DLL)来实现。这个DLL有两个功能:一是通过把一个时钟沿固定精确......
采用0.35μm CMOS工艺设计并实现了单片集成光接收机电路.该芯片能将光电检测器检测到的速率为2.5Gb/s的信号进行放大,进行时钟恢......
WLAN 产品中的低噪声时钟产生电路主要通过锁相环(PLL)来实现的,对 PLL 从线性系统角度进行分析与推导,给出-种从实践中总结出的优化......
基于SMIC 0.13μm CMOS工艺,设计了一种适用于高性能流水线ADC中低抖动时钟占空比稳定器,并分析了内部电路参数变化对时钟电路性能......
作为模拟信号通向数字信号的桥梁,ADC是数字接收机发展的关键和瓶颈所在。为了研究ADC的采样时钟抖动及量化位数对接收机测量性能......