制程剖面结构相关论文
LV/HV N-Well BCD[B]技术(2)能够实现MOS器件低压5 V与高压100~700 V (或更高)和双极型器件低压5 V与高压30~100 V兼容的BCD工艺。为了便......
LV/HV P-Well BCD[B]技术(1)能够实现低压5 V与高压100~700 V(或更高)兼容的BCD工艺。为了便于高低压MOS器件兼容集成,采用源区为硼磷双......
LV/HVN-WellBiCMOS[B]技术能够实现低压5V与高压100~700V(或更高)兼容的BiCMOS工艺。为了便于高低压MOS器件兼容集成,采用具有漂移......
LV/HVTwin-WellBCD[B]技术(1)能够实现低压5V与高压100~700V(或更高)兼容的BCD工艺。为了便于高低压MOS器件兼容集成,采用源区为硼......
LV/HV Twin-Well BCD[B]技术(2)能够实现MOS器件低压5V与高压100~700V(或更高)和双极型器件低压5V与高压30~100V兼容的BCD工艺。为......
P-Well BiCMOS[B]技术能够实现双极型与CMOS元器件兼容的工艺。为了便于集成,采用双极型制程为基础,引入CMOS元器件工艺,在同一硅......
LV/HV兼容Twice-Well CMOS技术,该技术能够实现低压5 V与高压100 V~700 V(或更高)兼容CMOS工艺。为了便于高低压MOS器件兼容集成,采......
LV/HV兼容N-WellCMOS技术,该技术能够实现低压5V与高压100~700V(或更高)兼容CMOS工艺。为了便于高低压MOS器件兼容集成,采用具有漂移区......
LV/HV P-Well BCD[B]技术(2)能够实现低压5V与高压 100-700V (或更高)兼容的BCD工艺。为了便于高低压 MOS 器件兼容集成,采用源区为硼......
LV/HV N-Well BCD[B] 技术(1) 能够实现低压 5 V 与高压 100~700 V(或更高)兼容的BCD 工艺.为了便于高低压 MOS 器件兼容集成,采用源区......
LV/HV P-Well BiCMOS[B] 技术能够实现低压 5V 与高压100~700V(或更高)兼容的 BiCMOS 工艺.为了便于高低压 MOS 器件兼容集成,采用具......
LV/HV P-Well BCD[C]技术能够实现低压5V与高压100~700 V(或更高)兼容的BCD工艺。为了便于高低压MOS器件兼容集成,采用源区为硼磷......