时钟分配网络相关论文
随着集成电路制造技术的飞速发展,集成规模的不断扩大和集成度的不断提高,功耗对电路的影响成为集成电路设计者必须考虑的因素。相......
在所有电子系统中,时钟相当于心脏,时钟的性能和稳定性直接决定着整个系统的性能.典型的系统时序时钟信号的产生和分配包含多种功......
在深入分析边沿触发器的功耗理论和时间特性的基础上,提出了新的设计方案。在SMIC 0.35μm CMOS标准工艺下,对该方案进行Spectre仿......
在深入研究能量回收和门控时钟技术的基础上,提出了能量回收时钟发生器和触发器的新型设计方案。该方案在SMIC0.35μm CMOS标准工......
微处理器急剧增长的性能要求对时钟分布网络设计提出了严峻的挑战,45nm以下的后纳米电路阶段,时钟偏移调整、片内外时钟相位的同步、......
本文阐述了用于FPGA的可优化时钟分配网络功耗与面积的时钟布线结构模型。并在时钟分配网络中引入数字延迟锁相环减少时钟偏差,探......
随着微电子技术的飞速发展,当前高性能微处理器已经普遍采用0.13μm制造工艺,处理器内核的时钟频率已经达到3GHZ以上,这使得时钟系......