时序优化相关论文
在超大规模芯片设计中,时序收敛是保证设计能够在各种环境下正常运行的必要条件。所以在集成电路后端设计中,需要在各个设计阶段多......
高性能永磁同步电机控制系统对电流环的动态性能要求很高,传统的PI控制带宽有限,且易出现超调等现象,基于电流预测的无差拍控制具有较......
随着信息时代的到来,社会对于集成电路领域的各个部件的需求也急速增长。在存储器领域,我国急需一批非易失的高速存储器,而铁电材......
开放式运动控制系统是运动控制系统的主要发展方向,是工业制造领域的研究热点。为提高运动控制系统的可扩展性和可重构性,解决单处......
当前,现场可编程门阵列(Field Programmable Gate Array,FPGA)因其显著的优越性,已经成为构建数字系统的主角.随着FPGA外围电路规......
电路综合是超大规模集成电路芯片设计中承前启后的一个重要环节,综合的策略从方方面面影响着综合网表的质量。近十年来,随着工艺进......
钢铁企业煤气消耗设备利用生产设备的运行状态及时长可调整的特点,对其启停顺序进行优化.文中在分析钢铁企业中煤气消耗设备的基础......
目前针对市场环境下发电企业生产决策的研究往往仅考虑电力市场的相关因素,但实际上燃煤作为发电企业的主要可变成本早已市场化,企......
随着电力体制改革的逐步推进,电网企业的经营管理模式必须做出相应的改变,对企业的精准投资也提出了更高的要求。基于新形势下的电网......
合成氨尿素系统回收乙醇装置解吸气后,变压吸附(PSA)脱碳装置因入口CO2体积分数下降,导致CO2解吸气气量及纯度不能满足尿素装置安......
依托南京江北新区江漫滩地层地下空间基坑群工程,对深度、面积差别较大的两相邻基坑进行开挖数值模拟研究,提出3种不同开挖时序,对......
千兆以太网通信接口国产化是网络通信设备实现自主可控的第一步,也是应用最广泛的技术之一.考虑到国产化平台成本因素,采用较低成......
浮点乘加部件是现代高性能微处理器中的核心运算部件之一,对微处理器浮点运算性能的提升起着至关重要的作用。针对高性能浮点乘加部......
随着半导体技术与微处理器体系结构的发展,处理器的性能不断提高。发展相对滞后的存储器使CPU和主存之间的速度差日益加大。Cache作......
近年来,人们对电子产品的大量依赖和高性能的需求使得集成电路产业高速发展。随着工艺尺寸的不断减小以及电路复杂度的提高,物理实......
[目的]为提高舰载机甲板调运效率,开展舰载机调运路径与时序的快速规划研究。[方法]建立一种基于网络拓扑结构的调运路径快速规划......
在智能网联环境下,车辆可通过相互穿插和协作通过交叉口,无需信号灯控制。为保证车辆安全高效运行,建立车辆到达时序和速度协同优......
随着半导体工艺进入纳米阶段,集成电路规模越来越大,工作频率越来越高,时序收敛变得越来越困难,纯粹的依赖EDA工具无法将时序优化......
片内两级储存器系统很好地解决了处理器和主存之间的速度差异.二级Cache缺失流水线的实现降低了连续的一级Cache缺失命中二级Cache......
随着集成电路工艺的高速发展,晶体管的特征尺寸进入纳米时代,芯片的工作频率上升到百兆至千兆赫兹,设计的时序越来越难以满足时序收敛......
机械运动行为结构时序优化即传统工艺动作时序关系优化过程,因而是机械产品优化设计的重要方法。由于缺乏合适的建模及计算机表达......
包装机械装袋系统在粮食、食品、化工等行业得到广泛应用,生产效率和可靠性是其关键性能指标。本文主要研究高生产率装袋系统的同......
目前,SoC(系统芯片)设计已经成为电子系统设计的主流。在SoC设计中,验证所需资源占整个设计资源的70%-80%,因此验证成为SoC设计及实现的......
随着现场可编程门阵列(Field-Programmable Gate Arrays,FPGA)地快速发展,FPGA器件逐渐呈现出大容量、高性能、高复杂度等特性,这......
随着智能时代的到来,芯片功能越来越复杂,时钟频率越来越高,设计规模越来越大,对集成电路的设计提出了新的挑战。只有满足时序约束,才能......
在物理设计的过程中,存在一些特殊的情况导致布局困难,针对这种情况结合工程实践运用基于力指向方法的可布通性驱动的布局算法,分......
通信系统中高带宽数据流量大量增加,对FPGA设计的布线和时序提出很大挑战,基于Xilinx Virtex-6系列FPGA,提出相应的优化方法,降低......
针对一款双频双模导航基带芯片的ASIC设计,提出一种多异步时钟域的时序约束设计方法,并通过设置虚假路径、多周期路径和修正建立保......
在大规模的集成电路设计中,门控时钟技术能够有效的减少功率消耗,由于信号的特点使门控时钟在设计上会出现错误,以及其他问题,为了......
传统的电磁式直流接触器在开断过程中会产生强烈的电弧,使得直流接触器的电寿命仅为机械寿命的十分之一.对直流接触器触头的频繁检......
中国的能源布局特点及经济发展形势,决定了交直流混合电网是中国未来电网建设的必然趋势,而大规模的交直流混合运行,将给电力系统......
针对高速图像数据在传输时可靠性低的问题,分别从硬件和逻辑两方面对图像传输接口进行优化设计。在硬件上,采用Camera Link为高速......
针对YHFT-DSP外部同步存储器接口的时序问题,本文综合考虑工程实际、设计开销和实现自动化等因素,给出了封装延时差、单元延时和IO单......
互连线延时已成为制约大规模集成电路性能的瓶颈,而缓冲器插入能很好解决互连线延时。Van GinnekenfvGl算法是缓冲器插入互连时序优......
为了解决传统匝道控制车流汇入时车辆需要减速至停止,从而造成延误时间过长的问题,提出了一种智能网联车环境下的高速匝道汇入车辆......
为了解决图像信号源卡与高速图像记录器实际测试过程中出现的误码较多、图像显示效果不佳等问题,给出了系统组成及原理,并在对发送......
首先从实现能源资源开发利用的长期均衡角度界定了区域矿山资源开采时序优化的相关概念.进而借助复杂性自组织理论,运用自组织动力......
跳远测试仪是智能体质测试系统的一个子系统.为解决传统接触式跳远检测方法存在的问题,提出基于红外传感器阵列的智能跳远测试仪模......
设计了一种低功耗高动态范围的CMOS图像传感器16×16像素阵列电路,采用条件重置的方法,钟控比较器的低功耗设计及相关时序电路的......
长江前浪推后浪.世间有很多事物都终将被后来者所取代,DDR SDRAM也正是如此。作为内存标准的制定者.JEDEC(电子器件工业联合会)早已为......
本文以一款基于SMIC0.13um工艺的微处理器芯片TINST为例,采用层次化物理设计将微处理器中MINST模块分离出来,作为软核单独设计。在......
以一款基于TSMC0.18μm工艺的MCU芯片WT20为例,采用设计规划的方法在原有的展平式设计中将ARMCortex—M0处理器的核心部分分离出来,作......
时序优化是FPGA逻辑设计中的非常重要的话题,随着FPGA器件的规模日益增加,逻辑设计工程师在FPGA上实现的电路功能越来越多,复杂度也越......
源中子脉冲的脉宽和滞空是脉冲快热中子分析技术的两个关键时序参数,但目前国内外还没有针对上述参数的量化评估及设置方法的相关......
以软件技术专业课程体系为分析对象,从内容安排顺序上阐述对课程体系进行时序优化的必要性;以岗位要素分析为基础,针对岗位类型,阐......
设计数字集成电路时,关键是要满足时序的约束。时钟树综合是芯片设计后端优化时序过程中至关重要的一环,尤其是在复杂的超大规模高......