VERILOG硬件描述语言相关论文
为抵抗复杂传输环境对通信数据造成的影响,对循环冗余校验码CRC这一通信系统中常用的差错控制技术展开研究,设计一套算法在软硬件......
信道编译码是移动通信系统中的重要组成部分,本文主要论述了WCDMA信道编译码器中的维特比译码器的IP核设计与实现。 文章首先对W......
首先,本文研究了Turbo码的理论及其应用,阐述了Turbo码的一般编码结构,译码原理,性能分析方法;详细介绍了Turbo码的成员码和交织器......
随着多核技术日趋成熟,芯片的设计方案不再局限于仅仅提高单个核心的计算能力,而是逐渐将研究重心转移到多核并行处理上。因此,扩展性......
近年来,电力系统中非线性负荷和敏感性设备的应用越来越广泛。一方面是电网电能质量的不断下降,特别是电压暂降等非平稳暂态电能质......
在工业界,大多数的硬件设计验证都是采用基于RTL级或者门级的逻辑模拟验证的方法.传统的逻辑模拟验证方法的优点在于它的准确性,而......
学位
Turbo码由于其优异的纠错能力,在无线通信系统中引起了广泛的关注,成为信道编码技术研究的重点内容。目前,Turbo码已经在卫星通信......
在数字通信系统中,信息在传输的时候会受到很多因素的干扰,从而导致信息失真。为了减少信息在传输过程中的错误率,需要研究相关技......
直线电机具有结构简单、响应速度快、控制精度高的优点,因此被广泛运用在工业生产、军事研究等领域;但由于其“零传动”的结构特点......
在多媒体通信技术中,JPEG以其对静止图像的优良的压缩特性获得了广泛应用,成为国际通用的标准。本文在简要介绍JPEG标准和FPGA(Fie......
本文结合深海波分复用光纤通信系统这一实际课题,重点研究了采用现场可编程门阵列进行USB协议的解析,实现USB远程透明传输,并对使用......
本文介绍CMOS图像传感器芯片测试用评估板的设计,该评估板是针对天津大学ASIC设计中心研制的CMOS图像传感器芯片而设计的。随着CMO......
基于研制成功的国内第一款8M-bits相变存储器(8Mb PCM)试验芯片,设计了一套音频存储播放系统。该系统主要由8Mb PCM芯片,现场可编......
通过介绍C++语言配合Verilog HDL来进行数字逻辑设计的模式,提出了一种由C++到Verilog来实现逻辑设计的崭新方法.此方法从系统设计......
Nios Ⅱ处理器是Altera公司推出的基于SOPC系统的嵌入式软核处理器。在Quartus Ⅱ软件的SOPC Builder工具中,用户可以利用Nios Ⅱ......
给出了一组从Verilog HDL到可符号执行代码的转换规则,并且提出了ProcessQueue机制。通过运用符号模拟的方法和二叉决策图技术,给出......
探讨了将CPU中流水线用PetriNets模型进行描述设计的一种方法,为了分析验证PetriNets流水线模型描述的正确与否,搭建了一个用veril......
Turbo码的应用使得信道编码技术发生了革命性的变化,其译码性能距离Shannon极限只有0.7dB,因而被广泛用于功率受限的无线信道.针对......
为了降低生物芯片的制作成本,使其能批量生产,可采用一种优秀的硬件描述语言Verilog HDL进行开发.用Verilog HDL开发生物芯片,根据......
使用Perl语言,采用面向对象的编程(OOP)方法,讨论了一种Verilog预处理工具的设计.这种设计,使该预处理工具能支持多进程预处理,允许......
用Verilog硬件描述语言实现VoIP语音网关芯片上的TDM(时分复用)控制模块,包括模块的结构设计和FIFO缓存机制,并且以VoIP语音网关系统为......
介绍了Viterbi译码的原理,并用Verilog硬件描述语言设计实现了Viterbi译码.实验表明,用这种硬件实现的Viterbi译码器译码速率高达4......
UML建模因其可显著提高开发效率和代码质量已经成为软件开发领域的一大热点,而硬件设计的日益复杂性也要求我们在更高层次抽象上分......
针对激光测距系统中脉冲信号的特点,设计了基于FPGA的CompactFlash卡数据存储接口。通过在Verilog硬件描述语言中使用状态机的方式......
介绍了批量生产流程中半导体分立元件测试系统的结构组成,以及半导体分立元件分选机的基本工作方式,在此基础之上研究并设计了接口......
DDR SDRAM,因其拥有较之SDRAM为两倍的数据读、写速率,已经成为存储器的主流,并得到了广泛的应用,尤其在高速、高精度、高存储深度的数......
讨论了WCDMA系统中信道编码原理,提出了一种Turbo码译码的硬件实现方法,使用了verilogHDL语言设计与编程,利用了activeHDL中实现了软......
以时域有限差分法的二维形式为例,用Verilog HDL语言加以实现.采用32位单精度浮点数进行加减法和乘法运算,以保证计算的精度.通过model......
VLSI集成电路芯片测试技术正在向高层次测试推进.针对Verilog硬件描述语言,提出了一种在寄存器传输级(register transfer level,RT......
误码测试仪是检测通信系统可靠性的重要设备。传统的误码测试仪基于CPLD和CPU协同工作,不仅结构复杂,价格昂贵,而且不方便携带。基于F......
针对SDRAM时序控制复杂等设计难点,提出了一种基于现场可编程门阵列(FPGA)设计SDRAM控制器的方法.使用状态机的设计思想,采用Verilog......
要以Xilinx公司Spartan_Ⅱ系列XC2S200芯片为FPGA控制单板的核心,设计必要的外围扩展电路,包括A/D、D/A、液晶显示、二极管指示、串行......
SOC设计变得日益复杂要求我们在更高层次抽象上分析和验证系统行为。更精细的系统级建模方法变得日趋重要。文章主要目标是阐述怎......
以可编程器件XC2S200E为核心器件设计了一个数字功率放大器.设计中通过FPGA实现对音频信号的采样控制,并将采样的数字信号转换为脉......
提出了一种FPGA与MCS51单片机接口的逻辑实现方法,并给出了Verilog硬件描述语言的源程序。本设计在实际电路中得到验证,其性能是可......
计数器在数字电路中有着广泛的应用,现提出一种计数器设计穿插在电子电路设计的教学方法,使学生能够快速地根据现有的数字电路知识......
在嵌入式开发调试中,逻辑分析仪可以很好的辅助开发人员进行断点、触发和跟踪等调试.本设计应用VerilogHDL硬件描述语言和FPGA芯片设......
课题首先要深入分析和掌握Wallace加法树的基本原理,Wallace树是对部分积规约,减小乘法器关键路径时延的一种算法。设计的思想是为......
本文利用Verilog硬件描述语言设计了一个32位RISC处理机,该处理机的指令系统包括13条指令,其中算术逻辑运算类指令8条、存储器访问类......
对数字电路中的功耗产生机理进行了分析,根据此原理,利用Verilog硬件描述语言编写了一个门级功耗模型,并将他应用到3种不同结构的......
SPI总线接口是Motorola公司提出的一种全双工的同步串行外设通信接口,用于连接微处理器和各种外围设备。可编程片上系统是Altera公......
VerilogHDL是EDA领域中电路设计必不可少的工具,利用它设计数字滤波器的最大优点就是可使设计更加灵活,它具有良好的结构化设计和行......
为有效解决弹光调制(Photoelastic Modulation)傅里叶变换光谱仪数据量大,调制干涉信号频率高,所需采集速度高的问题,提出了一种基于FPG......
介绍了一种快速准确的片上系统验证方法.这种方法改善了针对当今高性能的系统设计的验证过程,从而减少了开发整个系统所需要的成本......
为有效解决弹光调制(photoelastic modulation)傅里叶变换光谱仪数据采集速度高、存储容量大的问题,提出了一种基于FPGA和SDRAM相结......
基于软判决译码规则,采用完全并行的解码结构,使用Verilog硬件描述语言,在Xilinx公司的FPGA(Virtex-2xcv1000)上实现了码率为1/2、帧长......
介绍了等精度测量频率的原理,利用Verilog硬件描述语言设计实现了频率计内部功能模块,对传统的等精度测量方法进行了改进,增加了测量......
美国电气和电子工程师协会(IEEE)最近(2005年11月9日)批准了SystemVerilog硬件描述语言的新标准。新标准是为了适应日益复杂的系统芯片......
简要介绍了FPGA设计中各种分频器的设计方法,给出了分别利用Verilog硬件描述语言和原理图对整数分频、半整数分频等多种分频方式进......
提出了一种将硬件描述语言Verilog转换到Java代码的设计方法,给出一组从Ver ilog到Java的转换规则.通过设计一个VtoJ翻译器完成自......