时钟分配相关论文
对于很多先进的电子系统,它们的性能和系统的时间分辨率以及作用于系统的全局时钟信号有很大的关系。获得一个较高的时间分辨率以及......
大亚湾反应堆中微子实验是以中国和美国科学家为首的国际合作的大型物理实验,主要实验目标是精确测量中微子混合角13θ。中微子实验......
为了满足ASIC设计中时间进度上的要求,许多工程师都采用了锁相环(PLL).PLL具有一些人们所希望的特性,包括时钟倍频能力、时钟占空......
设计了中物院太赫兹科研装置超导加速器低电平控制系统的射频前端部分,采用了信号源8663A与直接信号发生器板卡AD9858结合的方案,......
为提高核脉冲信号幅度分析精度,本文设计的多道脉冲幅度分析仪采用多片AD7626交叉采样方式提高系统的实时采样率,弥补单片ADC芯片......
低电压差分信号(LVDS)非常适合时钟分配和一点到多点之间的信号传输。在此描述了使用LVDS将高速信号分配到多个目的端的方法。......
凌力尔特公司(Linear Technology Corporation)推出低相位噪声整数N合成器内核LTC6950。该产品具超低抖动时钟分配输出电路。LTC6950......
同步数字系统中的时钟信号(如远程通信中使用的)为系统中的数据传送定义了时间基准。一个时钟分配网络由多个时钟信号组成,由一个点......
0引言伴随着通信市场的飞速发展,用于时钟分配的复杂树状结构得到了广泛的运用。如果系统中需要大量的同步时钟来对系统中的多个节......
设计了上海光源高频低电平控制系统,它是以数字化技术为基础,采用上下变频和IQ调制解调技术,实现幅度、频率和相位的反馈控制。上海光......
为了满足为全数字化PET(正电子发射断层扫描仪)系统中前端电子学模块提供时间信号基准的时钟信号的要求,采用FPGA和AD9516-4芯片设计......
<正>电路功能与优势振荡器上变频器AD9552和LVDS/CMOS时钟扇出缓冲器ADCLK854共同构成灵活的引脚可编程时钟分配解决方案。AD9552......
本文提出一种多路时钟分配器的设计思想,设计以AD9517为核心,输入1路差分基准频率,利用片内集成锁相环(PLL)和电压控制振荡器(VCO)资源......
采样速率是数字存储示波器的瓶颈,它制约着数字存储示波器的发展。针对这一问题,在分析时间交叉采样方法原理的基础上,提出了一种......
随着现代测试科学技术迅速发展,数据采集系统被广泛地应用于国民经济、国防建设和科学试验等特定领域。采样率越高就越能真实反映......
加速器的应用领域中对高品质电子束的需求日益增加,高频腔内加速场的稳定又对高品质电子束的产生有着十分重要的意义。高频低电平......
在25MHz以上频率工作的数字系统中,时钟分配电路设计是一个非常重要的问题。本文介绍了高性能、高速时钟分配电路的简化设计方法,......
随着数字全球化蓬勃发展,数字信号处理技术在宽带通信、计算机、数字雷达、测量仪器等领域得到广泛应用。模拟数字转换器作为数字信......
随着现代通信技术的发展,特别是超宽带通信系统的发展以及软件无线电概念的提出,实时通信系统对数据采集系统的速度和精度要求越来越......
高速误码测试主要应用于光通信系统的检测中,测试光通信系统的误码率,验证该系统的可靠性。在光通信系统中,系统的误码性能是衡量......