面积优化相关论文
随着电子信息产业的快速发展,人们对电子产品的性能要求越来越高,迫使电路的集成度越来越高,从而使电子芯片的晶体管数越来越大,导......
针对基于最小项的近似计算技术不适合解决大规模电路面积优化问题,提出一种采用乘积项和逻辑覆盖的电路面积近似计算技术优化算法.......
RFID是一种非接触式的自动识别技术,随着RFID技术的飞速发展,其安全问题也日益加剧,现有的大多数RFID应用中的数据安全主要依靠于......
火星探测是我国最新的空间探索工程项目,是中国航天进入深空领域的第一步。针对带宽有限的地火通信信道和预期拍摄的大量火星照片,......
目前,EDA工具是针对CMOS技术来进行微调,其底层的电路设计方法是基于CMOS逻辑基元来完成的。然而,微电子产业的飞速发展造成芯片出......
面积作为集成电路设计的首要指标,一直是逻辑综合和优化的主要目标。逻辑综合与所采用的逻辑密切相关,逻辑函数通常是基于传统的布尔......
固定极性RM(Fixed-Polarity Reed-Muller,FPRM)电路面积优化是集成电路优化设计中的重要部分.针对传统网表级优化耗费时间长、逻辑......
为得到高性能的乘法器,本设计通过改进的Booth算法产生部分积,用一种Wallace树结构压缩部分积,并使用减少符号位填充和减少尾部0填......
介绍了采用现代较为常用的模拟退火算法对基于LUT结构的FPGA进行工艺映射的计算。首次采用点可见的编码方法对工艺映射的结果进行......
AES密码是目前主流应用的加密算法,研究了在面积优化的同时兼顾加密速度的解决方法。根据字节代换的要求和特点,S盒变换采用16×16......
人口迁移算法是一种新的全局优化搜索算法,主要模拟人口随着经济重心发生转移和随着压力增加而扩散的机制,其收敛性和全局寻优能力......
包含r个无关项的ISFPRM(Incompletely Specified Fixed Polarity Reed-Muller)电路有2r种不同的无关项取舍,其对应的FPRM(Fixed Polar......
SHA-256安全散列算法广泛应用于数据完整性校验及数字签名等领域.为满足安全SoC系统对SHA-256高工作频率和低硬件成本的设计需求,......
提出了一个全局优化算法(GOA)对RS(255,239)解码器中的并行钱氏搜索电路进行面积优化.通过查找钱氏搜索电路中GF(Galois field)常数乘法器......
提出了一种JPEG标准推荐的2-D DCT/IDCT的改进型Loeffler算法的ASIC实现.该设计采用硬件复用的方法,在正向和反向变换过程中使用同......
文章给出了一个通过去除冗余的方法,实现了电路面积优化的算法.该算法通过电路网络结点值的计算来找到相容的冗余,可以避免由遍历......
给出了一个完整的基于时域解码算法的 Reed- Solomon解码器流水结构。其中 ,用来计算错误位置多项式和错误估值多项式的改进欧几里......
介绍了一种适用于数字电视广播视频(DVB)系统的面积优化RS(204,188)编解码器的VLSI设计。设计中,充分考虑DVB系统的特性,采用软硬......
提出一种新的面积优化的直接数字频率合成器设计方案.采用改进混合式CORDIC算法,通过削减旋转相位判断电路和乘法单元,改进和调整......
通过对AES算法S盒构造原理的研究,利用其中仿射变换的系数具有循环移位的周期性特点对电路结构进行改进,提出一种面积优化的AES算......
针对MPRM(Mixed-Polarity Reed-Muller)电路的面积与可靠性折中优化问题,在逻辑级建立面积估算模型以及电路SER(Soft Error Rate)解析......
本文根据时序网络中存在冗余的特点,提出将冗余寄存器分为三类:在所有可达状态空间输出端逻辑值恒为常数的寄存器、输入端相同的寄......
为缩短布尔函数系统混合极性Reed-Muller(mixed-polarity Reed-Muller,MPRM)电路面积优化过程的时间,提出了能在任意极性值的MPRM......
建立考虑热阻、热漏、回热器损失等不可逆因素的斯特林机循环平均传热模型,用最大功率优化法对冷热端换热面积比进行参数优化,得到......
为了使直接数字频率合成器(DDS)的IP设计达到资源和效率的较好平衡,提高此类IP设计的灵活性和重用性,应用泰勒插值方法对ROM进行压缩,设......
新思科技近日宣布采用先进融合技术的创新型ICCompiler Ⅱ布局布线解决方案已在瞻博网络(Juniper Networks)部署,为瞻博实现了更好......
针对积之异或和(ESOP)电路面积优化的时间效率问题,提出一种快速的启发式算法.该算法使用多输出立方体表示乘积项,首先由基于伪Kro......
通过对三值FPRM(Fixed—polarityReed—Muller)展开式和四值列表技术的研究,提出了一种三值FPRM电路极性间转换算法,并将其应用于电路......
本文介绍了一种基于QuartusⅡ的FPGA代码优化方法,优化代码可以被QuartusII6.0集成的综合器直接综合成基本宏功能模块(Megafunction......
介绍了一种适合于NAND Flash中ECC纠错系统的面积优化BCH(8191,8087)解码器的VLSI设计,设计中,充分考虑到NANDFlash的ECC纠错特性,采......
和传统Boolean逻辑相比,Reed-Muller逻辑运用在运算电路、通信电路、奇偶校验电路等数字电路中时,具备更好的面积、速度、功耗和可......
学位
通过对AND/XOR展开式和函数转换的研究,提出多输出混合极性Reed-Muller(MPRM)表达式列表技术.根据Reed-Muller可编程逻辑阵列(RMPL......
随着组合电路对瞬时故障的敏感度不断增加,在进行混合极性Reed-Muller(MPRM)电路优化时有必要将软错误率(SER)作为一个重要约束,并......
针对SoC中TP RAM的面积及功耗较大问题,提出一种优化设计方法.该方法将SoC中的TP RAM替换成SP RAM,并在SP RAM外围增加读写接口转......
提出了一种应用在显示驱动芯片上的数据处理方案,解决了高分辨率下LCOS微显示系统中显示驱动芯片面积过大的问题。此方案将输入的R......
针对n变量Reed-Muller(RM)逻辑函数具有3n个混合极性,对应着3n个繁简不同展开式的问题,提出一种遗传算法——离散三值粒子群优化(G......
FPGA存储器映射算法负责将用户的逻辑存储需求映射到芯片中的分布式存储资源上实现。前人对双端口存储器的映射算法研究相对较少,......
优化FPGA设计,须对工作速度与使用面积综合评价,并在二者中找到平衡点.速度优化通过流水线设计、寄存器配平或关键路径实现.面积优......
极性转换是Reed-Muller(RM)逻辑电路优化的基本环节,该操作的具体数量随电路规模增长而增加,其速度直接影响整体优化算法的效率。......
该文设计实现了一个四阶的跳耦Delta-Sigma DAC.基于过采样技术和反馈控制技术,Delta-Sigma调制器在高精度数据转换器实现方面比其......
级联积分梳状(CIC)滤波器由于其结构简单、高效等优点,经常作为宽带通信芯片中的抽取器或插值器。随着通信系统以及超大规模集成电路......
信息安全的核心是密码技术,高级加密标准(Adavanced Encryption Standard,AES)作为最新的分组密码算法,已被广泛应用于信息安全的......
土地资源是人类生存发展的必要性资源,人类的所有日常生产活动都无法离开土地资源而独立进行。社会经济的快速发展与全球人口的膨胀......
随着工艺水平的发展,集成电路设计向着速度更快,面积更小的方向稳步发展着。处理器作为集成电路设计产品的代表,更是需要体现出这......
针对现场可编程门阵列内部复杂算术操作资源有限、资源占用面积较大以及RTL级(寄存器传输级)综合中面积优化大多仅针对一般逻辑操作......
研究小面积实现同时兼顾加密速率的平衡优化方法,构造一个Tab盒,使S盒变换采用1×16位的空间预存储置换表Tab,通过O(1)查表效率即......
应用作者近年来在岩体动态施工力学方面的研究成果,从岩体稳定角度出发,考虑现场施工的约束条件,采用将人工智能语言与有限元程序结合......