组合逻辑相关论文
基于忆阻器的数字逻辑电路为探索先进的计算体系结构开辟了新的途径。在多种基于忆阻器的逻辑设计方法中,忆阻器比例逻辑(MRL)可以与......
现藏上海博物馆的《燕吴八景图》是1596年董其昌为杨继礼所绘的一套八开册页。对画作整体结构和具体图像的解读,或许能够揭示出这......
国内外的航天实践表明,单粒子效应(Single event effect,SEE)是空间环境中诱发卫星异常的主要因素之一,而随着半导体器件工艺尺寸的......
集成电路工艺水平的不断提高,使得组合逻辑电路对软错误的敏感性越发突出.为了在集成电路的设计阶段进行软错误率的准确评估,提出......
功耗分析是当前旁路攻击的主要手段之一.在目前广泛应用的差分功耗分析和相关性功耗分析中,都采用汉明重量和汉明距离作为总线和寄......
以采用EPLD(ErasableProgramnebleLogicDevice)设计高速铁路列控车载设备中的CAN总线为例,讨论了如何利用EPLD设计高可靠性的电路,包括可靠的时钟设计,置位与清除信号的设计,异步输入......
新型可编程器件GAL讲座第一讲GAL原理肖玉芳,杜恩祥,王子章一、概述在数字系统中大量使用的逻辑器件可分为三类;1.中小规模集成的标准器件,如74和......
现场可编程门阵列(FPGA)和可擦可编程逻辑器件(EPLD)是自可编程逻辑器件(PLD)问世以来的第四代产品,这种半定制逻辑电路使得人们在......
随着数字逻辑电路器件和技术的飞速发展,实验教学内容不断更新,加之使用了中、大规模集成电路,开设了大型综合实验,对实验教学设......
可编程逻辑器件(PLD)密度不断提高,使芯片更适用于日益复杂的设计,而复杂的设计又反过来要求便笺式RAM有更高的性能,以便暂存该等......
行为综合体现了设计自动化的长足进步,它是从逻辑综合止步的地方接著往前走的。但是,现在还儿乎有80%的逻辑设计师仍然在画框图,行......
一、介绍FPGA厂商为广大逻辑电路设计者提供了可自己编程器件,设计者可以通过硬件描述语言或电路图输入等方法实现电路设计,设计......
采取前向平面布局,仔细认真地进行设计,再加上深入了解层次结构和开发工具的优势与劣势,就能挖掘可编程逻辑器件的最大潜力,突破其......
Ambit公司最近推出一种新的逻辑综合工具BuildGates。BuildGates能够根据数字电路RTL描述综合成门级显示。它把超过10万门的模块......
基于时态逻辑,定义了标准的逻辑操作公式、公理和扩展定理。根据测试生成和验证所要求的初始特性,提出了全局时态逻辑(Global Tempo......
在系统设计方面,已到了复杂性程度或所用的芯片数需要对所用技术进行重新评估的时候。就采用低复杂性PLD的设计人员来说,总是把眼......
本文讨论了基于线性规划的多相同步时序电路的时钟周期最小化方法,提出了给定时钟周期下的时钟参数优化计算方法.
This paper discu......
提出了-个基于性能的LUT结构的FPGA再设计过程中的工艺映射算法。采用该算法不改变网络的拓扑结构,而是用特征函数以及时原布尔网络进行相应......
本文从体系结构、逻辑实现和物理实现三个方面介绍了一个32位的定点RISC芯片的情况,它可以处理8位、16位和32位的带符号/无符号数据,......
Altera公司的柔性逻辑单元矩阵(FLEX)结合了可擦除可编程逻辑器件(EPLD)和现场可编程门阵列(FPGA)的优点,具有快速的可预测互连延......
麻省理工学院(MIT)电子工程与计算机科学系的数字电路实验课程,为一学期课程,安排在每年的9月至12月,共占14周,总学时为122.5学时......
本文描述了目前PLD的发展现状,介绍了Xilinx,Altera和Lattice的代表产品,讨论了比较和选用PLD的方法,提出了实际使用中的一些看法.......
本文介绍了FPGA器件的内部结构、工作原理,重点讨论了在工作频率较高,对延时要求较严格的情况下,如何利用XACT开发系统实现高速数据总......
万能实验系统由主机NICE-H万能实验器硬件和系统软件组成。硬件可做常规电路实验,包括电阻、电容、晶体管、时序电路、运放、74系......
以目前国内外应用广泛的LATTICE公司的HDPLD和ABEL-HDL硬件设计描述语言为例,从器件结构、语法特点和描述方法三个方面讨论了在EDA中优化器件逻辑资源的方法......
讨论了时序重构优化的基本概念和算法,在改进的同步时序电路有向图表示的基础上,提出了一种判定有效时序重构变换存在时序约束条件的......
可编程逻辑器件的应用使逻辑电路的设计与修改更加灵活,实现起来更加方便.但使用现有的可编程逻辑器件计算机辅助设计软件需要一定的......
根据数字电路设计理论 ,提出了在逻辑电路中减小功耗的优化方法 ,指出该方法用于电路系统设计时 ,可优化功耗和延长产品寿命
Acco......
介绍了FPGA(现场可编程门阵列)器件在8K机车电子插件板自动测试系统中的设计和实现方法,并就FPGA的特点、EDA(电子设计自动化)环境下的设计流程、开发......
工艺映射是FPGA设计中的关键技术,目前的研究目标是面积最小化,延时最小化和延时限制下面积最小化.然而,对任一给定的FPGA芯片,其面积大......
MOS时序逻辑电路由于存在时序反馈环,使功耗分析变得相当复杂。文章提出了一种采用电路化简加速功耗估计的方法。对ISCAS’89和ISCA......
为了增强FPGA/CPLD在ASIC应用中的竞争力,FPGA/CPLD制造商一直在不断提高器件的规模和速度,同时力求降低器件的功耗和价格。由于FPGA/CPLD在这些方面获得的进步,与ASIC相比......
本文根据Xilinx公司3000系列的结构特点,探讨设计时如何利用CLB的组合逻辑、触发器和时钟等资源,并举例说明。
Based on the structural features......
数字电路基础是电子信息类各专业的一门重要技术基础课 ,在教学上具有较大的难度。如何处理教材 ,制定适当的教学体系 ,使之符合中......
FL EX 10 K系列芯片是世界上第一个嵌入式的可编程逻辑器件。由于其具有高密度、低成本、低功耗的特点 ,所以得到了广泛的应用。文......
介绍了硬件描述语言 ABEL-HDL的特点、构成及描述 ,设计思想及其在实际中的应用
Introduced the hardware description language ......
该文介绍了利用可编程逻辑器件ispLSI1 0 32和AD752 0 ,实现 1 0 0 0倍步进增益可调的程控放大器的设计方法
This paper introduc......
介绍了静态时序分析在数字集成电路设计中的应用,并以100M以太网卡芯片设计为例,具体描述了以太网卡芯片设计中的静态时序分析流程......
三、计数型的状态控制器设计当控制的状态数目较多并采用移位型的状态控制器时,触发器的数量将会过多。选用计数型的状态控制器,......
从整个应用系统的角度,理解和分析PLD内部锁相环;在此基础上,深入剖析锁相环的相移结构,同时用这个技术解决系统设计难题。
From ......