论文部分内容阅读
时至今日,虽然集成电路中数字信号处理算法的功能日益增强,但是模拟技术在与自然信号交集领域仍然具有不可撼动的地位。然而,随着现代集成电路发展中芯片尺寸的减小,电源电压的降低以及精密控制的要求,对模拟集成电路的设计发起了新的挑战,运算放大器作为模拟集成电路中基础的系统模块,也同样面临着挑战。针对于低电源电压下运放共模输入范围、输出摆幅和信噪比的限制,精密控制中微小信号的检测问题,本文设计了一款轨至轨自动调零运算放大器。该运算放大器可分为两个部分,轨至轨输入模块和自动调零运放。其中输入模块不同于以往的NMOS对和PMOS对并联输入结构,而是利用电荷平衡采样技术将输入信号中的差分量进行取样,同时舍去原有的共模偏置,转而将差分量偏置在另一固定偏置电平上,以实现轨至轨甚至超越电源电压的共模输入范围。自动调零运放即利用自动调零技术大大减小运放在设计和制造中产生的失调电压。调零过程中,在传统的调零阶段和输出阶段之间,设计增加了一个失调尖峰消除阶段,即利用一个辅助运放进一步消除失调电压和尖峰值,使得调零过程中电容上的电压在开关切换时更为平稳,整体失调电压更小。本文采用CSMC0.6um CMOS工艺完成了系统各模块电路及其整体电路的设计,并利用Cadence Spectre设计软件对其进行仿真。运算放大器的共模输入范围和输出摆幅均达到了轨至轨的要求,其中输入采样频率设置为3KHZ。失调电压方面,运放在自动调零失调电压时产生的尖峰值约为100uV,并且在不同工艺角和温度下其失调电压均值在10uV以下。运放的直流环路增益远大于100dB,增益带宽积大于2MHZ,相位裕度约为60°,共模抑制比大于125dB,电源抑制比约为120dB。同时,运放的输出级利用提高摆率的结构,使其上升摆率为4.4V/us,建立时间为600ns,下降摆率为5.3V/us,建立时间为540ns。运放的工作电源电压为2.7~5V之间,并且常温时其静态电流在3V电源下的典型值为900uA。仿真结果表明,所设计的运算放大器能够实现轨至轨范围和对失调电压的自动调零,满足预期设计目标。