多相时钟相关论文
随着集成电路技术的不断发展,系统工作的时钟频率越来越高,在一些高频ADC系统中,所需要的时钟频率有些已经达到吉赫兹以上。通常片......
芯片间并行通信因其各数据位直接相连,就要求有足够的芯片引脚,然而芯片封装中引脚的尺寸却不能像集成电路越做越小,这无疑限制了......
针对传感器输出的纳秒级超窄脉冲信号,提出一种8x500MSPS的TIADC超高速采集系统,并在脉冲功率分配模块、多相时钟模块中进行了深入研......
在高速串行RapidIO数据通信中,作为一种基于可靠性的开放式互连协议标准,RapidIO以其高效率、高稳定性、低系统成本的特点,为通信......
高速采样广泛应用于在雷达回波、粒子物理实验、脉冲激光测距等应用场合。此外,超高速示波器、逻辑分析仪等高端信号采集仪器中,高......
1过采样法时钟数据恢复原理目前基于FPGA的全数字CDR(Clock and Data Recovery,时钟数据恢复)多采用数字化过采样法,有同频多相时钟......
针对传统延时锁定环工作频率低、锁定范围窄的问题,设计了一种可产生高频宽范围八相位时钟的延时锁定环。设计一种仅由8个MOS管构......