浮点加法器相关论文
本文介绍了双通路浮点加法器的基本算法,并在X微处理器上实现了浮点加法器,描述了加器、前导0预测等部件的功能与实现,阐释了浮点......
本文提出了4站流水加法器,运用复合加法器技术和部分双通路技术,与传统的浮点加法器相比增加了部分硬件,但实现速度快得多.......
论文由两部分组成:流水线型浮点加法器设计和实时定时器驱动程序开发.浮点运算是计算机运算中的重要组成部分,由于浮点加法器在浮......
加法器是微处理器中算术运算的基本部件,在各种微处理器、DSP器件及数字电路在做算术运算时,最基本的电路往往就是二进制的加法器......
本文提出一种64位双精度浮点运算单元的设计实现方法,从使用频率最高的浮点加减法运算为切入点,提出一种新颖的双精度浮点加法器结......
介绍了一种应用于浮点DSP中的FA(浮点加法器),对其算法结构进行了详细的研究,采用改进的单通路算法,设计实现了FA.在完成设计后采......
前导零计数器速度的快慢直接影响到浮点加法器的性能,针对现有前导零计数器设计普遍存在运算速度慢、占用面积资源大等问题,本文借......
目前很多处理器的FPU都开始以MAF为基础,这种结构使得乘加运算的延迟和精度都有很大改善,但是基于这种结构的加法或者乘法运算的延......
在浮点加减算法中,由于引入了LOP(Leading One Prediction),舍入算法(rounding algorithm)等一些延迟优化技术使得速度越来越快.尤......
随着集成电路设计和制造技术的不断进步,芯片的集成度和复杂度也以惊人的速度发展。芯片测试遇到了前所未有的挑战,测试费用越来越......
根据32位数字信号处理器(DigitalSignalProcessorDSP)研究的课题需要,该文详细分析了浮点加法器、浮点乘法器和DSP运算单元(Proces......
该文主要研究用于1GHz微处理器的64位高速二进制整数加法器.基于传统的Kogge&Stone并行加法器算法和结构,提出了三种不同实现结构......
浮点加法器是构成CPU的基本部件之一,其性能优劣将直接影响CPU浮点处理能力.该文首先分析讨论了浮点加法理论,并在此基础上设计出......
由于浮点运算中55﹪的浮点运算通过浮点加法器进行,因此,浮点加法器的设计成为浮点运算单元的关键.该文基于SMIC(中芯国际)0.18μm工......
本论文就浮点加法器的实现算法及其电路进行优化,从浮点加法的基本原理入手,在比较了各种算法之后确定了一种双精度浮点加法器的设......
1895年伦琴发现了X射线,伴随这个19世纪最伟大的发现的诞生,使人们可以利用X射线透视设备来探查物体的内部信息。上世纪80年代后,随着......
随着时代的发展,在多媒体领域和科学计算领域,当代处理器的一个重要特征就是,在中央处理器(CPU)中将把浮点运算的部件作为核心运算部......
前导零预测器(LZA)是浮点加法器和浮点融合乘加部件中一个主要的组件.它一般位于关键路径上,与加法器并行进行能有效减小关键路......
为降低设计成本、缩短设计周期、提高可移植性,设计并实现了基于CycloneIII型FPGA单精度32位浮点加法器。该加法器采用VHDL语言描......
本文介绍了逻辑线路设计中的并行处理技术:流水线操作,错位并行技术和并行预处理技术及应用实例。......
前导零预测电路是提高浮点加法器运算速度的一个重要手段,本文提出了一种适用于高速浮点加法器的前导零预测电路。它采用了独特的并......
浮点加减运算是现代数字信号处理应用中非常频繁的操作,介绍了字长为20位的TI DSP浮点数在VirtexTM-E系列FPGA上的实现,这种设计在......
在自动武器的动态参数测试过程中,对数据处理实时性的要求不断提高.浮点运算是现代数字信号处理中一种非常频繁的操作.本文在讨论......
以浮点加法器的算法设计和结构映射为例,讨论了如何进行面向对象的ASIC系统的设计,并给出浮点加法器部分模块的VHDL描述.......
浮点加法器是集成电路数据通道中重要的单元,它的性能和功耗极大地影响着处理器和数字信号处理器的性能.文章分析了浮点加法器的几......
文章介绍改进的快速浮点加法器的设计方案.通过增加一个解码器和一些简单的逻辑实现了对IEEE非规格化数的支持.......
本文提出了一种快速单精度浮点加法器的设计方法,重点介绍了该浮点加法器所采用的各种优化技术,如双数据通道划分、3级流水线结构......
考虑到浮点运算在图形处理中的重要作用,依据速度和面积的优化原理,文章从两个方面对FAU结构中最复杂的双精度浮点加法进行了研究。......
随着数字信号处理技术的发展,FPGA正越来越频繁地用于实现基于高速硬件的高性能的科学计算.本文通过增加浮点加法器的流水线级数来......
本文介绍了浮点加法器(FPA)的基本运算步骤,归纳阐述了传统的多输入浮点加法器算法,提出了一种改进的并行多输入浮点加法器算法。采用......
LMS(最小均方)算法因其优良的收敛特性及算法简单等特点在自适应滤波器等领域得到了广泛的应用.浮点运算因其运算步骤繁琐及硬件资源......
浮点加法运算是浮点运算中使用频率最高的一种运算,本文采用了五级加法器流水线结构,并使用VerilogHDL硬件描述语言对其进行编码。利......
高性能浮点加法器是现代微处理器中的重要部件,是实时图像处理和数字信号处理的核心,同时也是微处理器数据处理的关键路径,其完成......
文章首先介绍了浮点加法器中可能存在的三个进位传递问题,然后论述了这三个进位传递问题合并实现的可行性,最后给出了一种合并设计......
在综合分析各种浮点加法器算法的基础上,提出了一种符合TI格式标准的32位浮点加法器,同时兼顾了速度和面积两方面因素.本设计在virtex......
在X87执行环境下,采用基于Two-Path算法的并行深度流水线优化算法,设计了一种能够实现符合IEEE-754标准的单精度、双精度和扩展双......
浮点加减运算是现代数字信号处理中非常频繁的操作,浮点运算的快慢直接影响数字信号处理的速度.常用的硬件实现算法有双通道算法和......
讨论了3种常用的浮点加法算法,并在VirtexII系列FPGA上实现了LOP算法.实验结果表明在FPGA上可以实现快速浮点加法器,最高速度可达1......
本文以改造我军现役短波通信设备为背景,研究了自适应天线阵技术、扩频通信技术、变换域滤波技术等多种现代数字信号处理技术在短......
快速傅立叶变换(FFT)作为时域与频域转换的基本工具,正被广泛应用于检测、通信、图像处理和多媒体等领域。而浮点FFT算法的FPGA实......
介绍了浮点加法器电路设计的基本算法,阐述了近年来有关浮点加法器电路设计算法研究的成果。对目前所普遍采用的Two-Path算法及其改进算法进......
传统的多输入浮点加法运算是通过级联二输入浮点加法器来实现的,这种结构不可避免地使运算时延和所需逻辑资源成倍增加,从而越来越......
随着多波束测深技术的不断变革,新型的多波束测深系统向着小型化、多功能、高精度、高集成、综合化和标准化方向发展。本文主要致......
浮点运算是高性能计算研究中的一个重要领域。为了满足应用程序的需求,某些微处理器及高档显卡中,设计实现了超高精度浮点运算部件......