门级网表相关论文
随着现代化和自动化的发展,集成电路(Integrated Circuit)在系统的控制和运行中已成为一个至关重要的组成部分。近年来,半导体行业积......
随着世界的信息化发展,集成电路(Integrated circuit,IC)已经成为现代社会不可或缺的重要组成部分。为了尽可能的减少集成电路的生......
针对现有基于机器学习的硬件木马检测方法检测率不高的问题,提出了一种基于特征提取和支持向量机(SVM)的硬件木马检测方法.首先在......
微控制器在嵌入式系统中的应用日趋广泛,应用环境对微控制器的实时性要求也越来越高。本文设计完成了一种针对嵌入式系统实时控制,......
针对IC前端设计中的关键技术,即将寄存器传输级(RTL)描述的手工综合成门级网表,通过人工参与的方式,运用数字电路设计知识将行为级代码......
航天器在宇宙空间易受粒子的影响而产生错误,三模冗余技术是一种有效的容错机制。但是,现有的三模冗余加固设计一般是一款芯片定制......
本文以ePro系统为例,使用Synopsys公司的Design Compiler(DC)工具进行逻辑综合,介绍了综合所需的各种时序约束.......
针对硬件木马特征多样性以及激活效率低的现状,提出了一种基于随机森林的硬件木马检测方法,即在门级电路检测触发节点。首先,从已......
硬件木马是一种隐蔽性很强的信息攻击技术。随着硬件木马被关注度的提高,硬件木马相关检测技术得到飞速发展,使得在电路中植入高隐......
综合是在库的支持下,将行为级描述的电路转化到门级网表。它主要包括高层次综合、逻辑级优化和门级优化三个阶段。综合是由电路的......
随着集成电路的发展以及集成电路设计和生产的全球化,集成电路本身的安全问题引起了广泛的关注,目前已经发生了多起由于集成电路安......
在EDA设计流程中,逻辑综合能够将以硬件描述语言描述的逻辑设计转化为硬件电路的门级网表文件。逻辑综合工具一般可生成EDIF、VHDL......
针对侧信道、逻辑功能、逆向工程等硬件木马检测技术存在高成本、高设备要求、易受工艺噪声影响和不适用于大规模电路等问题,提出......
随着集成电路的发展和半导体产业的全球化,硬件安全问题已成为信息安全和系统安全领域普遍关注的问题。硬件木马可以篡改电路功能......