RTL相关论文
内存泄漏是一种常见的内存管理错误,它是由于程序动态分配内存后没有释放而造成的。内存泄漏的错误往往会引起忽视,因为短时间内它并......
随着计算机技术和Internet的飞速发展,嵌入式技术和设备在我国国民经济和国防建设的各个方面存在着广泛的应用领域,有着巨大的市场。......
当前,信息泄露对人们日常生活产生的影响日趋严重,信息安全的重要性日益突显。作为目前应用最为广泛的短距离无线通信技术之一,蓝......
CMOS电路的动态功耗大约占全部功耗的70%~90%。利用低功耗优化技术减少电路节点的无用状态翻转可以显著的降低动态功耗。针对当前凭......
随着130nm和90nm工艺的成熟,每平方毫米的硅片面积上可以集成大约100K~200K的逻辑门,一颗面积大约50mm2的低成本芯片可以容纳5M~10M......
高清锐视推出两款新品发烧系列播放机:RT1185发烧精英版及RT1186发烧精英版。这两款机器均采用最新优化的realtek顶级芯片,搭载由高......
GCC是基于Linux下的开放源码的优化编译系统,在大量开源软件和自由软件中都会用到,因此GCC的编译性能会直接影响到Linux 、Firefox......
时序设计是数字系统性能的关键 ,在高层设计方法中对时序的控制进一步抽象 ,我们在介绍电路时钟和时序的基础上分析了 RTL 电路的......
本文介绍了通用功率格式(CPF)是如何融入设计循环,如何帮助验证低功率特性及更快速捕获缺陷的.此外,本文还解释了CPF是如何帮助验......
本文描述了从基于RTL的设计进行改变所面,临的挑战,并介绍了TLM驱动式解决方案及其优势,最后提供了一些关于Cadence TLM解决方案的......
期刊
从国内实际出发,在分析当前工艺映射技术的基础上,提出从高层次(RTL)和逻辑级两个层次上进行工艺映射的策略.提出并讨论了基于知识的高层次......
在设计早期采取步骤保证质量,可以加快收敛,避免做出失败的硅片。SoC(系统单芯片)设计的成本持续飞涨,市场窗口不断缩减,而设计的......
为了应付日益增长的复杂性,必须提高抽象的水平。但当摩尔定律将SoCf系统单芯片的复杂性加速到逃逸速度时,哪里能找到一种作为RTL(寄......
当将普通芯片交付制造后才发现一个设计错误时,则钱包和心情都会受到困扰,更不必说对职业生涯的损害了。但是,正如英特尔公司的最......
本文描述了从基于RTL的设计进行改变所面临的挑战,并介绍了TLM驱动式解决方案及其优势,最后提供了一些关于CadenceTLM解决方案的信息......
综合问题是FPGA设计过程中的关键环节,综合的结果就是系统设计的硬件结构,决定了系统的性能.文章通过RTI.电路模型来分析代码风格对综......
CMOS图像传感器技术逐渐成熟并广泛应用。设计了一款用于CMOS数字摄像头的视频控制芯片,满足30 f/s(帧/s)的视频采集、处理、存储......
循环是程序中的热代码,而软件流水是一种细粒度的循环优化方法,它通过将循环中不同迭代之间的操作并行执行,最大程度地开发指令级并行......
在基于功能仿真进行集成电路低功耗设计和研究中,往往需要通过获取电路节点的翻转信息来评估设计电路的功耗并指导相应的优化工作,论......
本文给出了一种利用计算机集群构造实时信息处理系统的新方法。为了达到快速反应中的实时信息处理,本文实现了在RTLinux上构造计算......
随着大数据时代的到来,人们对微处理器可靠性的要求也越来越高,同时处理器芯片内电路密度的增大使其更易受到软差错的侵害,因此软......
介绍嵌入式32位CPU在编译器中解决64位运算的方法,并列举一个加法运算的例子,给出可供参考的指令模板.包括32位RISC体系嵌入式CPU......
针对目前已有的高层电路模型普遍没有很好地同时体现描述电路的可控性、可观性和时序信息,本文从电路RTL行为描述抽象出一种CRG电路......
为了提高嵌入式系统的集成度,降低系统成本,设计出一款16位复杂指令集微控制器软核IP.可以集成予FPGA内部。该设计采用基于寄存器传输......
通过VHDL编程中对寄存器RTL描述限制的深入分析和探讨,提出了利用一个扫描控制信号来完成对多个寄存器描述的间接描述方法,即在扫......
讨论了RTL级VHDL顺序语句的语法、语义规则 ,以及功能元件、存储元件、通路元件的VHDL顺序语句的造型 ;并以if,case和赋值语句为核......
在超大规模集成电路设计过程中 ,门级故障仿真通常因仿真速度太慢而不能满足市场需求 ,因此近年来寄存器传输级 (RTL)故障仿真成了......
针对已有的RTL数据通路模拟矢量自动生成方法的不足 ,提出一种利用约束逻辑编辑 (CLP)自动生成数据通路模拟矢量的新方法 该方法首......
在系统芯片的IP验证中存在三种方法:模块级验证,子系统级验证,系统级验证。主要介绍了利用ZSP500进行HSUPA编码模块的子系统级功能验......
根据当前高层综合系统不跨越控制边界进行代码移动的特点,提出了临界路径的概念,将行为规范与RTL实现的操作流图分解成模型检查工......
针对复杂集成电路设计中的功耗问题,提出了基于典型功能仿真和代码解析通过逻辑重组、操作隔离、预计算等技术实现寄存器传输级(RTL)......
在简述SystemC的设计方法和流程的基础上,针对SystemC在硬件芯片系统级设计和寄存器传输级设计的特点,以Turbo编码器为对象和开发目......
Cadence设计系统公司日前宣布TSMC已选择Cadence 解决方案作为其20纳米的设计架构,该方案包括Virtuoso 定制/模拟以及Encounter RTL......
随着SoC技术的不断发展以及集成应用设计规模和复杂度的不断提升,使用传统的RTL设计方法难度越来越大。高级综合技术(High—levelsyn......
从数学家天马行空的想法和极为复杂的算法到RTL代码往往需要耗费大量的时间和人力,资源相对不足的公司可能因此而放弃一个很好的项......
利用RTLinux优异的硬实时特性,提出了微型无人空间机器人(MUAV)的机载嵌入式数控系统的设计方案,着重解决了RTLinux下多传感器数据......
德国RTL电视台宣布将于2014年12月31日停止其DVB-T地面数字电视广播(慕尼黑地区将提前在今年5月底停止播出)。 RTL表示,作出这一决......
Cadence设计系统公司日前宣布推出最新版Cadence@Encounter RTL—to—GDSII流程,面向高性能千兆级设计,包括在20纳米最新技术节点上......
为了克服基于传统查表法实现DDS方法占用存储单元多、运算速度和精度较低等缺陷,重点研究并实现了基于CORDIC算法的线性调频信号产......
高性能通用数字信号处理器译码器是连接指令集与运算单元的关键部件.它的输入数据是指令行的二进制机器码,输出是运算部件的所有控......
随着SoC的设计体量的逐渐增大,仿真的速度成为制约验证进度的短板之一,由于仿真速度的限制,一些大数据体量的测试用例结果无法在RT......
SoC系统的RTL级验证分为模块级、子系统级、系统级三个阶段。本文描述了高速数字信号处理器ZSP500的基本结构和子系统级验证的具体......
增强运算是指纹预处理中的关键步骤,在以往算法的基础上加以改进,设计了一种基于查表结构的硬件电路,提高了运算速度,同时节约了硬......
以CPLD为器件,采用VHDL语言,设计了51单片机与32位PCI总线以太网控制器RTL8029之间的接口逻辑,实现了8位单片机与32位以太网控制器......
针对温控系统不确定的非线性控制,提出了在FPGA硬件平台上分析和设计一种改进的模糊控制器,在传统的模糊控制器的基础上,引入误差量化......