同步开关噪声相关论文
当前电子产品的发展以高速高密、低电压大电流及复杂多样性为特点,在PCB设计中,必须考虑如信号失真、电源噪声、电源影响信号完整......
电路系统发展面临着运行速度不断加快,电路集成度不断增高,数据吞吐量不断增大的高要求。随之而来的是电路系统的尺寸越来越小,集......
高速多芯片组件电路中,随着时钟频率的提高,多个驱动器的同时触发会引发同步开关噪声,削弱信号完整性.利用平面电路分析方法推导多......
半导体技术快速发展,双倍数据速率同步动态随机存取存储器(Double Data Rata Synchronous Dynamic Random Access Memory,DDR SDRA......
HBM(高带宽内存)存储系统与传统的DRAM接口相比,具有高速率和低功耗特性。在2.5D/3D的设计中,随着HBM速率的提高,对信号与电源完整......
随着集成电路技术和系统级封装技术的飞速发展,高速数字电路的运行速率不断加快,集成度不断提高,数据通信吞吐量不断增大,由此产生......
同步开关噪声对具有上百个输入/输出端口的高性能FPGA系统具有很大的影响,是深亚微米设计所必须考虑的主要问题之一.本文在总结FPG......
介绍了一种具有宽带噪声同步开关抑制的电磁带隙结构(EBG)电源/地层.该电源层基于在UC-EBG上引入双层金属环形成的新电磁带隙结构(......
同步开关噪声成为当前VLSI电路电源分配网络设计需要重点考虑的问题之一。本文基于集总RLC模型同时考虑静态缓冲器的负载效应,提出......
随着特征尺寸的减小、集成规模的扩大和时钟频率的提高,高速多芯片组件电路系统的电特性分析越发重要.在MCM电特性分析中主要包括......
该文对于目前较为流行的多芯片组件(Multi-chip Module, MCM)这一封装方式的全局布线尤其是MCM中时钟系统的布线算法进行了深入探......
随着集成电路向高速度、高密度、高功耗、低电压和大电流的趋势发展,电源分配网络(PDN)中由数字器件开关和高速信号过孔切换所激发的......
随着现代电子产品功能不断强大、复杂度不断提升、功耗不断减小,电子产品工作时钟频率将变得更快,供电电压将变得更小,相应的电路......
本文工作围绕高速集成电路信号完整性、电源完整性分析展开,包括对互连线、电源/地线的分布参数提取、互连线瞬态响应分析、芯片电......
在现代高速电路系统中,随着芯片特征尺寸的减小、集成度和规模的增加、工作频率的提高和工作电压的减小,信号完整性问题日渐突出,它已......
近年来,CMOS工艺技术的飞速进步推动电子系统朝着高性能、低电压、高密度、高功耗方向发展。随着电子系统工作频率不断攀升,电源分......
随着数字集成电路(Integrated Circuit)技术的不断发展,信号完整性(Signal Integrity)问题已经成为IC设计所面临的挑战之一。破坏了......
随着半导体和通信产业的发展,电子系统的规模不断增大,速度不断提高,同时为满足设备的便携性需求,电子系统也在向高集成度、低功耗的方......
随着集成电路封装尺寸越来越小,速度越来越快,信号完整性的问题已成为电子系统能否成功的关键.本文简述电源完整性对信号完整性的......
研究了介质型电磁带隙结构对高速电路中电源/地平面间同步开关噪声的抑制作用.该介质型电磁带隙结构在抑制同步开关噪声的同时未破......
提出了一种新的用于测试CMOS输出驱动器电流变化率的电路结构.它把片上电感引入到测试系统中作为对实际封装寄生电感的等效,从而排除......
期刊
分析了同步开关噪声产生的机理,从电路设计技术角度讨论了输出驱动器电路的设计方法,提出了一种用于改善输出驱动电路同步开关噪声性......
本文提出了一种分析高速MCM电路系统中电源 /接地板上同步开关噪声的高效方法 ,即基于PEEC结合块缩减算法和递归卷积公式 .该方法......
提出一种新型超宽带电磁带隙结构,以抑制印刷电路板(PCB)上的同步开关噪声.基于电磁带隙结构的理论分析和设计,对新型电磁带隙结构......
基于高速数字I/O缓冲器瞬态行为模型计算并优化了CMOS集成电路的同步开关噪声(SSN).简述了用IBIS(I/O Buffer Information Specifi......
本文提出了一种分析高速MCM电路系统中电源/接地板上同步开关噪声的高效方法,即基于PEEC结合块缩减算法和递归卷积公式。该方法具有参数提取......
基于BIS模型,提出了一种新颖、简单地估算高速芯片封装结构同步开关噪声(SSN)的方法.通过与电路模拟方法的比较,表明了该方法的有效......
随着集成电路的快速发展,同步开关噪声对系统电学性能的影响越来越大.本文介绍了一种减少同步开关噪声的设计方法,即基于对同步开......
文章首次利用部分元等效电路 (PEEC)方法分析高速集成电路系统中同步开关噪声。该方法与其它等效电路方法及全波分析方法相比 ,简......
提出了一种分析高速MCM电路系统中电源/接地板上同步开关噪声的方法,即基于部分元等效电路(PEEC)结合块缩减算法PRIMA和多端口网络(......
针对目前印制电路板中采用的同步开关嗓声抑制方法抑制带宽较窄、全向性较差、电源平面有效使用面积小、结构复杂及对信号质量影响......
针对抑制印刷电路板中电源平面与接地平面之间的同步开关噪声问题,文章提出了一种新型的二雏电磁带隙(LS-EBG)结构。这一新型结构的设......
为抑制现代高速电路中的同步开关噪声,给出了一种新型电磁带隙结构,可超宽带抑制同步开关噪声。利用软件对新型电磁带隙结构的阻带特......
为改善共面EBG(Electromagnetic Band-Gap)结构的SSN(Simultaneous Switching Noise)抑制性能,通过在EBG结构单元设计中使用组合单元法......
随着集成电路的发展,由于封装寄生电感的存在,同步开关噪声的影响越来越严重。提出了一种COMS输出缓冲器同步开关噪声模型并且考虑......
德州仪器(TI)推出带4通道分组式延迟的串行控制16通道恒流LED驱动器--TLC59282,可显著简化视频显示、留言板、娱乐照明和LED指示灯等L......
提出了一种改进总线翻转编码方法,用于抑制高速集成电路系统中的同步开关噪声。该方法可以显著减少总线平均翻转比特位数,同时尽可能......
对时频域混合方法加以改进用于分析电源分配网络同步开关噪声.引入修正Gram-Schmidt正交化方法实现矩阵的正交三角分解,以解决有理......
本文阐述了从最新版本的IBIS(I/O Buffer Information Specification)建模数据中构造高速数字I/O缓冲器的瞬态行为模型的推导过程,获得了建模所需要的充分条件,与相应的晶体管......
本文详述了同步开关噪声(SSN)影响VLSI电路可靠性的一个主要因素:芯片-封装界面的寄生电感.根据在芯片中插入电源/地线引脚,减小芯......
目前,数字集成电路朝着高功率,低电压的方向发展,电源地平面上的同步开关噪声成为高速设计的主要瓶颈之一。文章阐述了同步开关噪......
根据不同周期平面电磁带隙(EBG)结构所具有的不同带隙特性以及平面EBG结构的等效电路,提出一种新型多周期平面EBG结构。通过Ansoft H......
针对谐振电磁带隙(Electromagnetic Band Gap,EBG)结构带宽比较窄的问题,通过研究EBG的等效电路模型,提出了一种新颖的垂直级联型EBG......
本文在分析多芯片组件(MCM)同步开关噪声(SSN)理论的基础上,通过增加旁路电容对SSN建模,并结合CMOS电路实例进行分析。仿真结果表......
0.18 μm下,同步开关输出噪声是影响信号完整性的主要噪声之一,较大的噪声有可能导致数字系统中元件的误动.本文首先简要介绍了同......
分析了同步开关噪声产生的机理,从电路设计技术角度讨论了输出驱动器电路的设计方法,提出了一种用于改善输出驱动电路同步开关噪声性......
同步开关噪声(SSN)对具有上百个输入/输出端口的高性能FPGA系统具有很大的影响,已经成为深亚微米设计所必须考虑的主要问题之一。由于......