时序验证相关论文
随着集成电路制造工艺的进步和处理器设计水平的不断提高,众核技术已成为当前处理器体系结构发展的必然趋势。处理器的复杂度呈指数......
众核技术已成为当前处理器体系结构发展的必然趋势,如何对众核处理器设计进行有效而充分的验证,成为众核处理器芯片能否流片成功的关......
可编程时钟调相逻辑产生的时钟延时由可编程的输入来确定.常规的全芯片静态时序分析方法需要对可编程时钟调相逻辑模块的不同的编......
静态时序分析方法不依赖于激励,且可以穷尽所有路径,运行速度很快,占用内存很少,克服了动态时序验证的缺陷.探讨了时序路径、路径......
该文分析了对带复杂时钟系统的ASIC作静态延时分析、时序验证中可能出现的问题,介绍了一种与动态逻辑模拟相结合的静态延时分析、验证方......
工业界第一个符号分析工具——Tau现为MentorGraphics公司的Interconnectix业务部推出工业上第一个符号时序分析工具——Tau,Tau在两个前沿问题上有所突破:第一,它许诺完全的......
介绍了分组密码算法芯片验证的流程、内容和方法,详细介绍了分组密码算法芯片的验证技术——测试基准。
This paper introduces t......
该文从挂篮荷载计算、施工流程、支座及临时固结施工、挂篮安装及试验、合拢段施工、模板制作安装、钢筋安装、混凝土的浇筑及养生......
集成电路的性能越来越受到互连线间寄生效应的影响,特别是引起互连线跳变模式相关延迟的容性交叉耦合已成为影响线路延迟的一个重要......
本文基于四事件周期波形模型,提出了一般动态门、LO-CMOS、NTP动态门和N-C^2MOS锁存器正确工作的时序约束。将混合时序分析方法应用......
提出了一种数字接收机中符号同步的硬件设计方案.该方案属于异步采样恢复法,其插值滤波器的设计采用了理想插值算法加窗处理,较传......
众核技术已成为当前处理器体系结构发展的必然趋势,如何对众核处理器设计进行有效而充分的验证,成为当今IC设计验证领域的研究热点之......
互连线间的容性交叉耦合已成为影响线路延迟的一个重要因素,因此本文将阶层设计中有意义的层次结构考虑到电路时序分析中,在存在静......
近二十年来,电子商务和电子政务不断发展和成熟。为了满足各个领域对业务过程自动化和执行效率的要求,商务工作流的应用越来越广泛......
3D NAND Flash制造工艺的快速发展,在提高存储密度降低成本的同时,也带来了新的存储特性。对3DFlash存储特性的研究,有利于其进一......
文章对数字集成电路设计中的时序分析作了一个概要的介绍。对一些时序分析算法进行了讨论 ,同时 ,指出伪路径是时序分析中的一个重......
数字信号处理器(Digital Signal Processor:DSP)是一种专用于数字信号处理的嵌入式处理器,拥有强大的运算能力。在无线通信、多媒......
信息社会的发展,在很大程度上取决于信息与信号处理技术的进步。许多应用系统,如移动电话、数字电视和工业设备等,都需要高性能可编程......
目前,在大多数雷达接收机中都采用DSP或FPGA来完成高速数字信号处理。但是和ASIC相比,这两种器件的成本太高,而且在处理速度和可靠性......
在超深亚微米工艺中,数字集成电路版图设计由以前简单的物理验证进入到复杂的版图验证阶段。版图验证包含时序验证、形式验证和物......
为适应可持续发展的需要,节能问题日益成为科学研究的热门课题。热量计量装置被越来越广泛地应用于供热系统,该装置可以较准确的测......
论文对一个用于通信和网络的通用通信处理器的时序验证进行了研究。该芯片集成了高性能的PowerPC?精简指令集微处理器、通用系统集......
随着集成电路的规模和复杂度不断增大,验证的作用越来越重要。要在较短的时间内保证芯片最终能正常工作,需要将各种验证方法相结合......
随着集成电路集成度与复杂性的日益增长,出现了功能更加复杂、性能更高的系统芯片。与此同时,芯片验证的工作量也呈指数增长,在较......
在静态时序分析中,寻找最长时延路径以及最坏情况下时延是最重要的任务.考虑门的逻辑功能,提出了一种精度更高的最长路径搜索算法.......