FLIP-FLOP相关论文
在跨时钟域数据传输中, 常因违反触发器的建立时间和保持时间要求而产生亚稳态现象, 导致数据误码。为对亚稳态发生过程进行直观观......
Hiding and masking are two mainstream countermeasures against side channel analysis (SCA) at cell levels.In power an......
应用和频振动光谱研究乙腈/金电极界面吸附,观测到乙腈的甲基振动峰强度随电极电势而变化.当电极电势越过零电荷电势(pzc)时,甲基......
Quantum-dot cellular automata (QCA) technology has been widely considered as an altative to complementary metal-oxide-se......
A novel dual-edge implicit pulse-triggered flip-flop with an embedded clock-gating scheme(DIFF-CGS) is proposed, which e......
本文利用稳态瞬态荧光光谱法对硝酸铊猝灭芘标记超支化聚合物囊泡的机理进行了探讨,并将猝灭实验应用于超支化聚合物囊泡温敏性翻......
本文通过对荣华二采区10...
本文通过对荣华二采区10...
该文从挂篮荷载计算、施工流程、支座及临时固结施工、挂篮安装及试验、合拢段施工、模板制作安装、钢筋安装、混凝土的浇筑及养生......
简介效应涂料颜色测量的机理,并叙述了效应涂料箔状(片状)特性以及使用毕克-加特纳仪器对颜色的测量.通过模拟晴天和阴大的照射条......
A kind of structure and a design method using transmission voltage-switch theory for pulse-triggered flip-flops were pro......
提出一种基于数据前瞻技术的高性能低功耗显式静态脉冲触发器(数据流触发器SJLFF).SJLFF通过减少电路内部多余跳变的次数来减少功耗损......
通过对各类多值触发器的研究,提出了一种反馈保持型时钟低摆幅三值双边沿低功耗新型触发器(Feedback Keeper Low-swing Clock Terna......
A 1∶4 static frequency divider has been designed and realized in a 0.35-micron standard CMOS technology. The chip consi......
The design of ternary edge-triggered JKL-type flip-flop is proposed.The computersimulation and the test in experimental ......
The design of ternary edge-triggered JKL-type flip-flop is proposed.The computersimulation and the test in experimental ......
用一种既不需要设备,又行之有效的方法来验证一个数字电路的正确性和有效性,这是设计人员所希望的。这篇文章正是为解决前述问题所......
本文从JK触发器输入状态发生跳变,引起输出状态发生变化,分析其产生的一次变化现象。...
基于SET-MOS混合结构的或非门构建了基本RS触发器和主从式D触发器,对所设计的新型触发器电路进行了分析研究,并将其应用到寄存器和移......
随着集成电路特征尺寸进入纳米级,高能粒子造成的软错误已对电路的正常工作构成严重威胁。流水线电路具有工作频率高、时序单元数量......
在空间辐射环境下,CMOS集成电路易受到单粒子翻转和单粒子瞬态的影响,可导致器件功能异常。文章首先分析了几种典型的加固技术,并......
用分子动力学方法模拟了280,310和350K下α-生育酚在二豆蔻酰磷脂酰胆碱、二豆蔻酰磷脂酰乙醇胺、二硬脂酰磷脂酰胆碱和二硬脂酰磷......
就断靶信号变换成单脉冲信号的两种电路理论设计和实际调试差异情况进行分析。...
基于绝热开关或能量恢复技术, 提出了应用于低功耗系统的主从型绝热D触发器、SR触发器和JK触发器设计. 所提出的这些电路工作于二......
介绍了一种超高速、低功耗÷8静态分频器。该电路采用0.35μmB iCMOS工艺制作,晶体管fT达21GHz(Vce=1V)。该分频器在-5V电源电压下......
介绍电子开关控制单离子束的工作原理和技术参数。分析和设计了触发器方式获取窄脉冲信号电路和F-V转换电路,信号采取分频段显示方......
本文叙述了全温(-55~+125℃)超高速ECL双模预置分频器的工作原理、电路设计、版图设计及研制结果,还简述了制作工艺。整个电路设计......
本文研究了基于状态图设计三值触发器的通用方法,对称和非对称三值逻辑均适用,用一个状态图统一地导出主从结构和维持阻塞结构触发器......
传统的概率转移矩阵(PTM)方法是一种用于估计软错误对组合电路可靠度影响的有效方法,但传统PTM方法只适用于组合逻辑电路的可靠度评......
采用0.18um CMOS工艺设计并实现了1:2静态分频器。设计中为达到高速率和高灵敏度,对传统的SCFL结构D触发器进行了拓扑及版图优化。测......
通过一个例子,分析了加法计数器的设计方法。第一大类方法是触发器加门电路的设计方法,第二大类是由中规模集成电路构成计数器。通......
文中介绍触发器在CP边沿异变现象的实验观察和CP边沿时间的测量方法,给出测量数据与结果....
分析与比较了触发器三种触发方式:电平触发、脉冲触发、边沿触发.在不同的触发方式下,当触发信号到达时,触发器的状态转换过程具有......
用为被触发脉搏的正反器的传播电压开关理论的一种结构和一个设计方法被建议,它是合适的因为各种被触发脉搏的正反器和没有额外的技......
介绍了一种新的时序电路的设计理论与方法,实现了同步、异步电路的设计过程的统一。该方法的特点是直接从时序电路的状态转换图(STD......
文中比较了串行、并行、树型结构分接器的特点,介绍了分接器的关键电路的结构和设计考虑,并给出了仿真结果.采用伪静态逻辑和树型......
选择时钟方案是同步时序集成电路设计的前提.本文阐述了两相时钟方案的规则,通过比较一相时钟与两相时钟方案,给出了两相时钟方案......
从概念到时序图等几个方面介绍了主从式J-K触发器与边沿式J-K触发器的主要区别,并分析了两者在何种特定的工作条件下,功能才会相同。......
基于D触发器的电路结构,采用TSMC 0.25μm CMOS工艺,成功地实现了12GHz 1:2动态分频器.经测试,该分频器在输入信号频率为10.53GHz......
提出一种设计同步时序逻辑电路的新方法。根据触发器(FF)基本特性,可从电路的状态转换图上直接求得触发器置位、复位函数,进而确定触发......
介绍用Multisim仿真软件进行触发器工作波形仿真分析的方法,目的是探索触发器工作波形的仿真实验技术,即用Multisim仿真软件中的字......
本文通过对触发器存贮函数的形式变换,导出各种钟控锁存器的结构设计;并根据对一次操作型(边沿操作型)触发器时钟的要求,设计与解......
超大规模集成电路设计工艺已进入深亚微米阶段,漏电流功耗已经成为不可忽视的部分,多阈值CMOS技术是一种降低电路漏电流功耗的有效方......
分析硬限幅多阈值神经元的工作原理,提出了运用多阈值神经元设计D触发器的方法.首先,用单个多阈值神经元设计锁存器;其次,利用两个......
利用引入含时钟信号的触发器激励方程,提出了一种新的时序电路的分析方法,实现了同步、异步时序电路分析过程的统一;对于异步时序......
从各种时钟触发器的特性方程出发,讨论了实际生产的集成时钟触发器JK型和D型向实用中可能使用的其他各类触发器转换的方法.......
本文从消除时钟信号冗余跳变而致的无效功耗的要求出发,提出一种基于CMOS传输门的双边沿触发器设计,并设置了它的直接预置控制端以......
本文在三值D型触发器的基础上提出了一种低功耗三值门控时钟D型触发器的设计.该设计通过抑制触发器的冗余触发来降低功耗,PSPICE模......
MCML电路由于具有高速低摆幅、抗干扰能力强、在高频下比传统CMOS电路功耗更低等优点,越来越受到广泛关注.通过分析二值MCML电路的设......