电路功耗相关论文
在过去的50年里,为了满足消费者对低成本、高性能以及多功能集成电路的需求,集成电路技术飞速发展。工艺技术的进步一直是推动半导体......
为克服由于无限制地提升处理器时钟带来的功耗问题,当今的CPU普遍采用了多核设计作为高性能处理器的解决方案。多核系统普遍采用对......
随着集成电路制造技术的不断进步,单个芯片上集成的晶体管越来越多。这使得大规模集成电路(VLSI)的功耗越来越高,当工艺发展到深亚......
该文从挂篮荷载计算、施工流程、支座及临时固结施工、挂篮安装及试验、合拢段施工、模板制作安装、钢筋安装、混凝土的浇筑及养生......
文章提出了一种硬件开销小的降低测试功耗的折叠控制器设计方案,该设计方案在原有折叠控制器的基础上只需对其中的折叠索引计数器......
本文分析了CMOS电路的功耗模型,并得出了几种降低电路功耗的措施。这些措施应用到“低功耗单片可预置延时电路”的设计中得到了很好......
文章通过对扫描测试期间扫描链跳变统计分析,建立了基于概率统计的扫描链功耗模型.该模型可以对扫描链的动态功耗进行快速准确的估......
基于电路功耗、电路延迟与工作电压之间的基本关系式,提出并证明了与DVS策略应用相关的4个定理.首先,针对单任务证明了最优工作电......
文章提出了一种基于折叠集的混合模式BIST低功耗设计方案,该设计方案通过对混合模式BIST的优化设计,得到伪单输入跳变的测试向量集......
文章通过调整测试向量中未确定位的数目,来考察测试向量中未确定位对测试功耗优化的影响.ISCAS85和ISCAS89电路集的实验结果表明:......
设计了一种低压低功耗的电流反馈运算放大器(CFOA),采用了0.18μmCMOS工艺,工作在0.9V的电源电压下,并给出了Spectre仿真结果,功耗为245μW......
在复杂的数字集成电路设计中,功耗收敛和电路功耗完整性变得日益重要。整个设计流程必须贯穿应用各种有功耗意识的工具以获得最佳性......
介绍了一个应用于蓝牙系统的2 MHz CMOS 限幅放大器/接收功率指示计.在限幅放大器电路设计中,采用一种新的限幅器以减小温度对功率......
研究从RTL级分析数字电路的功耗。应用信息论中熵的概念 计算由VHDL描述中抽象出的电路模型的功耗,并考虑输出之间的相关。分别对单......
分析了VLSI的功耗模型,综述了多电压低功耗优化调度技术,通过对已有优化调度技术的评估,表明利用多电压调度技术能够有效地降低电......
分析了千兆以太网体系结构,给出了符合IEEE 802.3z标准中1000BASE-X规范的发送器电路结构,并采用TSMC 0.25 μm CMOS 混合信号工艺......
<正> 双态报警电路与一般报警电路的区别,在于不仅包含有警告讯号,而且包含有工作正常讯号,便于遥控操作。如医生给病人进行激光照......