异步电路相关论文
布尔可满足性问题(Boolean Satisfiability Problem,SAT)是一个经典的判定问题,也是历史上首个被证实的NP问题。很多现实问题被证明......
实时时钟(RTC)是一种具有广泛应用用途的用于跟踪时间信息的专用集成电路,适用于需要准确计时和低功耗的场合,当前的实时时钟大多采......
学位
概率计算是将二进制数编码为概率脉冲序列进行运算,具有功耗低、资源消耗少的优势,将概率计算应用于脉冲神经网络(spiking neuron ......
随着微电子技术的不断发展,在芯片的设计规模日益增大的情况下,协调并实现数据在芯片内部计算单元之间的快速传输,是芯片性能继续......
本文提出了一种可用于同步和异步流水线控制的自控式电路结构。其通过利用延迟网络的自循环实现了自我控制,并通过与上下级流水线的......
对钟控时序电路,本文提出卡诺图分析法,并对各种类型的典型电路介绍其处理技巧。
For clocked timing circuits, this paper prop......
第 32卷 总第 177~ 182期第 32卷 第 1期Flash存储器技术与发展潘立阳 ,朱 钧 (1 )………………………………………………………......
异步电路以其低功耗、高性能和弱电磁干扰等优良特性受到人们越来越多的关注.该文采用异步逻辑设计方法设计了用在异步微处理器子......
同步电路系统以其结构简单、实现方便等优势始终占据着VLSI设计的主流位置,然而当CMOS工艺进入到深亚微米乃至纳米时代,同步电路的时......
在过去的二十年中,异步电路由于与同步电路相比具有无时钟偏差,易于集成,可靠性强等优势,在微处理器,低功耗电路等领域表现出相当......
随着电子产业的飞速发展,芯片的集成度不断提高,芯片上可以集成的模块日益增多。传统的总线结构已经越来越难以满足日益复杂地片上......
随着微电子技术的不断发展,集成电路规模日益增大,在处理器芯片的面积逐渐缩小的情况下,对大量数据的处理更为频繁,因此对数字处理......
众所周知,随着科技的发展,同步电路的规模越来越大,功能越来越复杂,与此同时电路中时钟偏移、能耗和时序收敛等问题也日益突显出来......
针对集成片上天线(OCA)的超高频射频识别(RFID)标签设计了一款RFID专用协议的基带处理器,以满足RFID标签嵌入纸张及微小物体的防伪......
本文介绍了一个三值平行故障模拟系统。该系统中,对元件的功能表达式采用了较有效的化简算法,使模拟运算的速度大为提高。并较好地......
文中提出了时钟方程的概念,提出了考虑时钟变量时的触发器的特性方程;从而给出了一种既适用于同步时序电路也适用于异步时序电路的......
安全及运转速度是衡量电脑性能的重要指标,致力提高电脑安全及运行速度是科技界一惯的目标。近日,英国纽卡斯尔大学研究人员表示,......
5.1 哈佛曼模式与米勒模式米勒建立的速度独立电路理论是从与第2~4节叙述的以哈佛曼模式为基础的理论完全不同的观点独立展开的异......
C单元是异步控制电路中最常用到的一个基本单元.本文简单阐述了异步电路的优势,设计实现了C单元的几种不同的电路实现结构,并通过......
Muller-C元件是异步电路的基本构成元件.本文在CMOS工艺下实现了静态和半静态的Muller-C元件.改进了Muller-C元件的弱反馈实现.HSP......
利用开环方法获得了激励变量项和状态变量项与或关系的电位异步时序逻辑电路的一般逻辑表达式,在逻辑函数余式理论的基础上,导出了消......
GFLS 是一个门级和功能级混合的逻辑模拟程序系统,采用表格驱动算法。本文介绍了系统的结构组织和模拟时使用的数据结构,同时介绍......
E1通信自E1载波网络引入已经历了漫长的发展道路。E1通信技术成熟、实时性好、接口简单、方便时分复用,在现代通信领域有着广泛的应......
随着集成电路技术的飞速发展,系统规模越来越大,时钟频率越来越高。传统总线时钟和功耗方面的问题越来越难以解决。片上网络(Network......
提出了一种利用异步串行通信接口电路的FPGA实现方法,该方法运用双端口RAM乒乓操作、CRC校验、状态机、组帧等操作描述了各个功能......
Petri网是异步并发现象建模的重要工具,以异步处理器为代表的异步电路以其在解决时钟扭曲,低功耗方面的优势受到越来越广泛的关注,......
异步的高速度的 pipelined 32xg 位的数组更多样地,基于有通行证门(LDCVSPG ) 的拴住的微分 cascode 电压开关,逻辑被介绍。Themulti......
本文提出了多时钟域逻辑设计中的一般问题,介绍了异步电路设计中同步化处理的重要作用,分析了触发器失效的原因和几种可行的解决亚......
分析了光电编码器的振动机理及影响,介绍了目前使用的减振方法,并在此基础上,提出了一种基于异步逻辑设计的光电编码器减振电路设计方......
本文分析了CMOS电路的功耗模型,并得出了几种降低电路功耗的措施。这些措施应用到“低功耗单片可预置延时电路”的设计中得到了很好......
提出了用同步电路设计工具和同步FPGA进行设计和验证异步电路原型的方法,设计并验证了一款异步坐标旋转数字处理器(CORDIC).首先设计出......
接口电路是手机用单片集成TF-LCD驱动芯片的重要组成部分,用于MPU与驱动芯片之间的数据通信.文章详细分析了目前占市场主导的176RG......
标准单元是半定制设计的基本构建模块,它通过降低设计和调试时间,提高设计效率。在异步电路的发展过程当中,标准单元的缺乏成为异步电......
本文针对传输触发体系结构设计了一款异步微处理器.由于异步TTA采用分布式的控制方式,数据相关会导致程序执行错误,因此提出了一种......
异步电路因不受时钟偏差的限制而逐渐成为电路设计研究的热点.发展自动化的验证工具已成为确保大规模异步电路质量和性能的关键.其......
提出了一种新的具有状态保持功能的功控低功耗C单元,该C单元采用高阈值NMOS管作为功控开关,以减小C单元休眠期间的漏功耗,并利用交......
根据异步组合电路的特点,本章在传统的工艺映射算法的分解和覆盖两个步骤之间引进了新的一步-"延时再优化",采用NAND3-Rotation的......
随着片上网络的结构和方法的提出,迫切需要一种接口电路来实现处理器,计算单元或者IP核与片上网络之间的通信.文中研究了不同时钟......
针对异步电路设计工具问题,提出了一种基于Balsa和XilinxFPGA的全异步设计流程.采用Balsa语言描述异步设计产生网表,导入网表在Xilinx......
现可用的同步电路综合工具对捆绑数据类异步电路直接映射的方法不能有效地约束时序,分模块综合的方法不能进行全局优化,其中以标准......
异步VLIS设计避免了时钟漂移问题且显示出了良好的电磁兼容和低功耗的特性,文章从几个方面分析了异步VLSI电路的低功耗属性,并对其实......
在分析异步握手协议与控制部件的基础上,总结了异步微处理器设计的主要方法,详细阐述了异步控制器综合、基于传统同步设计工具的异步......
随着半导体工艺的发展,同步电路面临的时钟偏差、功耗等问题日益突出,异步设计方法得到广泛研究和关注。去同步技术可以方便地实现从......
针对NCL电路数据编码方式的特点,提出了一种并行数据处理的NCL电路结构,通过同时对两路双轨编码数据流的并行处理,提前计算出下一......
本文分析总结了时钟对数字电路系统设计中以及对整个电路性能和功能的影响。电路系统中对时钟处理应优先考虑同步电路设计,对于一......
目前多数大专院校所使用的逻辑实验箱,基本上仅具备静态调试的条件.致使目前本课程的实验课与理论课有一定的脱节现象,实验内容和......
随着VLSI面临的功耗及时钟问题越来越突出,异步电路及其设计方法得到了广泛关注.基于宏单元的异步电路设计流程能够采用现有的同步......