测试规划相关论文
随着集成电路技术不停地发展,芯片的集成度与复杂度也随之提升,片上网络(Network-on-chip,No C)逐渐向三维架构发展。三维片上网络(th......
随着集成电路制造技术的快速发展,片上复用的IP核数目越来越多。SOC将一个完整的系统集成到单个芯片上,缩小了系统的体积,但同时也......
片上网络(Network-on-Chip,NoC)是在片上系统(System-on-Chip,SoC)上借鉴计算机网络技术,采用分布式资源节点模式,并使用分组交换......
针对大型软件项目的验收测试提出了一种测试生命周期模型.本模型将验收测试作为一个独立的、完整的项目来处理.借鉴经典的瀑布型生......
近年来半导体器件尺寸不断向纳米甚至更小级别发展,设计的复杂度也大大提高,基于传统总线形式的片上互联架构(SoC)制约了大规模集......
随着NoC技术的不断发展和3D IC技术的日益完善,由NoC技术与3D IC技术融合而成的3D NoC已成为了近年来研究的热点课题之一。测试是3......
三维片上网络(three-Dimensional Network-on-Chip,3D NoC)作为一种集成电路新技术,具有数据传输速度快、功耗低和可扩展性好等优点。......
以减少系统芯片(SOC)测试时间为目标,研究了基于内嵌芯核分簇的并行测试结构配置与规划问题.以求解多处理器规划问题为模型,分析了......
采用带分复用的测试方法,结合自然进化策略的云进化算法(CEA)优化3D NoC测试规划,依据带分复用的特点建立3D NoC测试时间优化模型,在......
高海拔地区环境的特殊性直接影响应急救援装备使用的可靠性和稳定性,间接影响应急救援行动的效率。在极端环境下开展装备的性能测......
针对NoC测试时,如何在功耗限制下利用有限的片上资源最大化并行测试,以优化NoC测试时间的问题,文中提出一种利用云进化算法进行测试规......
近日,南中国电器科学研究院有限公司承办的民航业标准《锂电池航空运输测试规划》研讨会在广州隆重召开。会议重点围绕依据联合国UN......
测试规划是SoC芯片测试中需要解决的一个重要问题。一种复用片上网络测试内嵌IP芯核的测试规划方法被用于限制测试模式下SoC芯片功......
在SoC的测试规划时,考虑为避免在测试过程中出现热点以及测试过程中使热量均匀分布,基于建立的问题模型得到一系列的并行测试集合,......
如何实现测试时间和测试功耗协同优化是目前片上网络(Network-on-Chip,NoC)测试中亟待解决的问题.提出一种基于调和距离量子多目标进......
采用动态带分复用进行三维片上网络测试规划和调度协同优化研究,在测试中,给IP核动态分配带宽固定的TAM,同一时刻可使多个核的测试数......
为了提高三维片上网络(3D NoC)资源内核的测试效率,对多约束下的3D NoC进行测试规划。在硅通孔(TSV)数量、功耗以及带宽约束下,分别将T......
如何实现多约束条件下测试时间优化是目前片上网络(NoC)测试中亟待解决的问题。提出一种基于正弦余弦算法(SCA)的NoC测试规划优化方法......
以减少系统芯片(SOC)测试时问为目标.研究了基于内嵌芯核分簇的并行测试结构配置与规划问题。以求解多处理器规划问题为模型,分析了并......
随着微处理器硬件规模和复杂度的增长,功能测试已成为设计流程的瓶颈。指令集体系结构划分了整个计算机系统的软件和硬件,是处理器......
首先利用量子旋转门动态调整策略和并行跳跃基因对量子进化算法进行改进.在功耗约束条件下,采用重用NoC测试访问机制和XY路由算法,......
为高效解决基于带分复用和多时钟策略下的3D NoC测试规划问题,本文对3D NoC测试规划中的路由进行设计.结合NoC结构特点,设计数据传......
为了提高三维片上网络(three dimensional network-on-chip,3D NoC)测试效率,结合3D NoC测试的特点建立了一种变权时间Petri网的测试......
由于芯片规模的快速增长,给测试技术带来了新的挑战。结合系统芯片SoC测试结构的描述,对其核心部分测试外壳Wrapper和测试访问机制TA......
期刊
随着后信息时代的到来,工业界集成电路的制造工艺突飞猛进,已经从微米级时代进入到纳米级时代,从而使得超大规模集成电路制造能力......
采用硬晶片的三维堆叠SoC测试规划是一个NP hard问题,针对该问题提出了一种采用GWO(grey wolf optimization)的三维堆叠SoC测试规划......